Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Все / - ПР / Multisim_Руководство пользователя_2007_1 / Multisim_Руководство пользователя_2007.pdf
Скачиваний:
694
Добавлен:
22.03.2015
Размер:
11.35 Mб
Скачать

9.Щелкните Next. На этом шаге вы определите отношение выводов символа к узлам модели. Для VHDL порядок выводов модели — это порядок, в котором они перечислены в объявлении портов объекта. Ранее в этой процедуре вы видели, что порядок выводов модели, используемый в примере, таков: 1 - clock; 2 - reset; 3 - contestantA; 4 - contestantB; 5 - contestantC; 6 — time_up. Имена в символе не обязательно должны идентифицироваться, но последовательность здесь важна.

10.Щелкните по Next и сохраните компонент в базе данных так же, как и для аналогового устройства.

11.При использовании компонента убедитесь, что размещены подходящие компоненты питания и земли в схеме.

Примечание: Verilog HDL части могут создаваться тем же манером, что и VHDL. Вам будет нужно иметь MultiHDL Verilog приложение, которое генерирует исходный код Verilog, на который идет ссылка на шаге модели симуляции.

6.2.4Использование файла символа, созданного в редакторе символов

Этот раздел демонстрирует, как использовать символ, который вы создали в редакторе символов, когда создавали новый компонент с помощью Component Wizard.

Примечание: В этом примере мы будем использовать Bjt_new.sym для имени файла символа.

Multisim сохраняет все символы как Sym_temp.sym в папке, указанной вашей переменной окружения Temp. Тем не менее, вы должны вначале указать эту папку.

Для определения переменной окружения:

1.Включите ваш компьютер.

2.Следуйте шагам, описанным ниже, для вашей операционной системы:

Windows XP

Щелкните Пуск, щелкните правой клавишей мышки по Мой компьютер и выберите Свойства.

На закладке Дополнительно щелкните по кнопке Переменные среды.

National Instruments Corporation

194

Multisim User Guide