Скачиваний:
153
Добавлен:
21.02.2014
Размер:
1.47 Mб
Скачать

11.5 Синхронизация.

Измерения проведены при следующих значениях величин:

VDD=5.0 В±10%, VSS=0, TA=от TLдо TH.

Характеристики

Обоз-

1.0

МГц

2.0

МГц

2.1

МГц

Един.

наче-ние

мин

макс

мин

макс

мин

макс

изме-рения

Частота работы

f0

пост.т.

1.0

пост.т.

2.0

пост.т

2.1

МГц

Период частоты E

tcyc

1000

-

500

-

476

-

нс

Частота резонатора

fXTAL

-

4.0

-

8.0

-

8.4

МГц

Частота внешнего генератора

4 f0

пост.т.

4.0

пост.т

8.0

пост.т.

8.4

МГц

Время установки управления процессом (см. рисунки 11-3, 11-5)

tPCS=1/4tcyc-50 нс

tPCS

200

-

75

-

69

-

нс

Ширина входного импульса сброса (см замечание 1 и рисунок 11-3)

PWRSTL

tcyc

Гарантируется при внешнем векторе сброса

8

-

8

-

8

-

Минимальное время; преимущественно при внутреннем сбросе

1

-

1

-

1

-

Время установки режима программирования (рис.11-3)

tMPS

2

-

2

-

2

-

tcyc

Время захвата (рис. 11-3)

tMPH

0

-

0

-

0

-

нс

Ширина импульса прерывания, уровень чувствительности фронта IRQ (см. рисунки 11-4)

PWIRQ=tcyc+20 нс

PWIRQ

1020

-

520

-

496

-

нс

Время восстановления из режима WAIT

(см. рисунок 11-5)

tWRS

-

4

-

4

-

4

tcyc

Замечания

1. Сигнал RESET/ распознается в течение первого цикла, по удержанию низкого уровня. Тогда внутренние схемы удерживают на выводе низкий уровень в течение четырех циклов, после чего в течение двух циклов проверяют состояние вывода с целью распознавания источника сброса. Подробности см. в главе 9. Сброс, прерывания и режимы с пониженным потреблением энергии.

2. Все временные диаграммы показаны в соответствии с 20% VDD и 70%VDD, в не зависимости от других замечаний.

Замечание: состояния выводов во время сброса см. в таблице 9-7.

Рисунок 11-3. Временная диаграмма сброса по включению питания

и внешнего сброса.

Замечания:

1. Вывод IRQ/ настроен на работу по фронту (бит IRQE=1).

2. Вывод IRQ/ настроен на работу по уровню (бит IRQE=0).

3. tSTOPDELAY=4064 tcyc, если бит DLY=1 или 4 tcyc, если бит DLY=0.

4. XIRQ/, если бит X регистра CCR=1.

5. IRQ/ или (XIRQ/, если бит X регистра CCR=0).

6. Состояние выводов во время режима STOP см. в таблице 9-7.

Рисунок 11-4. Временная диаграмма выхода из режима STOP.

Замечания:

1. Состояние выводов во время режима WAIT см. в таблице 9-7.

2. Сброс также может вызвать выход из режима WAIT.

Рисунок 11-5. Временная диаграмма выхода из режима WAIT.

Соседние файлы в папке МС68НС11Е9