Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
КС-ZAO / Лекции ЦЭВМруский вариант11.doc
Скачиваний:
188
Добавлен:
07.02.2016
Размер:
15.82 Mб
Скачать

§24.1.5. Бис интерфейса (бис и) кр1802вв2.

Предназначена для использования в одно- или многопроцессорной вычислительной системе в качестве схемы управления обменом информации по совмещенной магистрали с асинхронной дисциплиной обмена. Большая интегральная схема И ориентирована на совместную работу с БИС ОИ, а также может быть использована с другими ИС, обеспечивающими буферизацию приема и выдачи информации. Основными узлами которой являются: регистр инструкции РгИ, дешифратор инструкций ОШ, триггеры готовности ТГ и запроса цикла ТЗЦ, цифровая линия задержки ЛЗ, регистр сдвига РгС, устройство обмена УО, триггер обмена ТО, триггер цикла ТЦ, регистр хранения запросов «главного» РгХЗГ.

§24.1.6. Сумматор (см) к1802им1.

Предназначен для сложения и вычитания 4-разрядных чисел в дополнительном коде. Допускается наращивание разрядности операндов до любой величины без привлечения дополнительных элементов кроме К.1802ИМ1.

Сумматор предназначен для построения быстродействующих многовходовых суммирующих систем при решении задач цифровой обработки сигналов, таких, как спектральный и корреляционный анализ БПФ и др.

Время выполнения операции сложения 4-разрядных слов 25 нс, потребляемая мощность 1,4 Вт.

Быстродействующие комбинационные устройства для перемножения операндов:

§24.1.7. Км1802врз—умножитель двух 8-разрядных чисел.

Допускает наращиваемость до любой длины разрядной сетки с привлечением дополнительных схем сумматоров и умножителей. Наращивается матрично.

Время выполнения операции умножения одной БИС 100 нс. Потребляемая мощность 1 Вт.

§24.1.8. Км1802вр4—умножитель двух 12-разрядных чисел.

На выходе вырабатывается произведение двойной точности (24 разряда), которое может быть округлено до 12 разрядов. Допускается матричная наращиваемость до любой разрядности с привлечением дополнительных сумматоров и умножителей. На выходе имеются буферные схемы с тремя состояниями.

Время выполнения операции умножения одной БИС 145 нс. Потребляемая мощность 3 Вт.

§24.1.9. Км1802вр5—умножитель двух 16-разрядных чисел.

На выходе вырабатывается произведение двойной точности (32 разряда), которое может быть округлено до 16 разрядов. При умножении чисел в дополнительном коде предусмотрена возможность присвоения знака произведения младшей части произведения.

Применение на выходе буферных схем с тремя состояниями позволяет объединить выходы нескольких умножителей в одну магистраль произведения. Для уменьшения числа используемых выводов разряды младшей части произведения заведены на двунаправленную шину множителя.

Время выполнения операции умножения одной БИС 165 нс. Потребляемая мощность 4 Вт.

§24.2. Микропроцессорный комплект серии к1804

Семейство серий К 1804 представляет собой микропроцессорные БИС с разрядно - модульной организацией, позволяющие разработчикам аппаратуры проектировать вычислительные устройства, системы обработки данных и системы управления широкого класса. Уровни сигналов и быстродействия рассматриваемых БИС определяются схемотехническими решениями и технологией ТТЛШ, по которой они изготовлены. В состав комплекта входят БИС, ориентированные для построения операционных блоков (центральные процессорные элементы К1804ВС1 и К1804ВС2, схема ускоренного переноса К1804ВР1, схема управления состоянием и сдвигами К1804ВР2 и схема 4-разрядного регистра К1804ИР1), и БИС, ориентированные для организации микропрограммного управления применительно к комплектам микропрограммируемых БИС (схемы микропрограммного управления К1804ВУ1, К.1804ВУ2, К1804ВУЗ, К1804ВУ4) и ряд специальных БИС [8,10].

Соседние файлы в папке КС-ZAO