Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Архив4 / Proshin_polnostyu_ves_kursach / pic18f2455_2550_4455_4550.pdf
Скачиваний:
52
Добавлен:
07.08.2013
Размер:
7.07 Mб
Скачать

PIC18F2455/2550/4455/4550

28.4.3TIMING DIAGRAMS AND SPECIFICATIONS

FIGURE 28-5: EXTERNAL CLOCK TIMING (ALL MODES EXCEPT PLL)

Q4 Q1 Q2 Q3 Q4 Q1

OSC1

 

 

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3

 

3

4

 

 

 

4

 

 

 

 

 

 

 

 

 

 

 

 

 

 

2

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

CLKO

TABLE 28-8: EXTERNAL CLOCK TIMING REQUIREMENTS

Param.

Symbol

Characteristic

Min

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1A

FOSC

External CLKI Frequency(1)

DC

48

MHz

EC, ECIO Oscillator mode

 

 

Oscillator Frequency(1)

0.2

1

MHz

XT, XTPLL Oscillator mode

 

 

 

 

 

 

4

25

MHz

HS Oscillator mode

 

 

 

4

25

MHz

HSPLL Oscillator mode

 

 

 

 

 

 

 

1

TOSC

External CLKI Period(1)

20.8

ns

EC, ECIO Oscillator mode

 

 

Oscillator Period(1)

1000

5000

ns

XT Oscillator mode

 

 

 

 

 

 

40

250

ns

HS Oscillator mode

 

 

 

40

250

ns

HSPLL Oscillator mode

 

 

 

 

 

 

 

2

TCY

Instruction Cycle Time(1)

83.3

ns

TCY = 4/FOSC

3

TosL,

External Clock in (OSC1)

30

ns

XT Oscillator mode

 

TosH

High or Low Time

10

ns

HS Oscillator mode

 

 

 

 

 

 

 

 

 

 

4

TosR,

External Clock in (OSC1)

20

ns

XT Oscillator mode

 

TosF

Rise or Fall Time

7.5

ns

HS Oscillator mode

 

 

 

 

 

 

 

 

 

 

Note 1: Instruction cycle period (TCY) equals four times the input oscillator time base period for all configurations except PLL. All specified values are based on characterization data for that particular oscillator type under standard operating conditions with the device executing code. Exceeding these specified limits may result in an unstable oscillator operation and/or higher than expected current consumption. All devices are tested to operate at “min.” values with an external clock applied to the OSC1/CLKI pin. When an external clock input is used, the “max.” cycle time limit is “DC” (no clock) for all devices.

DS39632D-page 380

Preliminary

2007 Microchip Technology Inc.

PIC18F2455/2550/4455/4550

TABLE 28-9: PLL CLOCK TIMING SPECIFICATIONS (VDD = 3.0V TO 5.5V)

Param

Sym

Characteristic

Min

Typ†

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

F10

FOSC

Oscillator Frequency Range

4

48

MHz

 

F11

FSYS

On-Chip VCO System Frequency

96

MHz

 

 

 

 

 

 

 

 

 

F12

trc

PLL Start-up Time (Lock Time)

2

ms

 

F13

CLK

CLKO Stability (Jitter)

-0.25

+0.25

%

 

 

 

 

 

 

 

 

 

Data in “Typ” column is at 5V, 25°C unless otherwise stated. These parameters are for design guidance only and are not tested.

TABLE 28-10: AC CHARACTERISTICS: INTERNAL RC ACCURACY PIC18F2455/2550/4455/4550 (INDUSTRIAL) PIC18LF2455/2550/4455/4550 (INDUSTRIAL)

PIC18LF2455/2550/4455/4550

Standard Operating Conditions (unless otherwise stated)

(Industrial)

Operating temperature

-40°C ≤ TA ≤ +85°C for industrial

 

 

 

 

 

 

 

 

PIC18F2455/2550/4455/4550

Standard Operating Conditions (unless otherwise stated)

(Industrial)

Operating temperature

-40°C ≤ TA ≤ +85°C for industrial

 

 

 

 

 

 

 

 

 

Param

 

Device

Min

Typ

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

INTOSC Accuracy @ Freq = 8 MHz, 4 MHz, 2 MHz, 1 MHz, 500 kHz, 250 kHz, 125 kHz(1)

 

 

PIC18LF2455/2550/4455/4550

-2

+/-1

2

%

+25°C

VDD = 2.7-3.3V

 

 

 

 

 

 

 

 

 

 

 

 

-5

5

%

-10°C to +85°C

VDD = 2.7-3.3V

 

 

 

 

 

 

 

 

 

 

 

 

-10

+/-1

10

%

-40°C to +85°C

VDD = 2.7-3.3V

 

 

 

 

 

 

 

 

 

 

 

PIC18F2455/2550/4455/4550

-2

+/-1

2

%

+25°C

VDD = 4.5-5.5V

 

 

 

-5

5

%

-10°C to +85°C

VDD = 4.5-5.5V

 

 

 

-10

+/-1

10

%

-40°C to +85°C

VDD = 4.5-5.5V

 

 

INTRC Accuracy @ Freq = 31 kHz(2)

 

 

 

 

 

 

 

PIC18LF2455/2550/4455/4550

26.562

35.938

kHz

-40°C to +85°C

VDD = 2.7-3.3V

 

 

 

 

 

 

 

 

 

 

 

PIC18F2455/2550/4455/4550

26.562

35.938

kHz

-40°C to +85°C

VDD = 4.5-5.5V

Legend:

Shading of rows is to assist in readability of the table.

 

 

 

Note 1:

Frequency calibrated at 25°C. OSCTUNE register can be used to compensate for temperature drift.

2:INTRC frequency after calibration.

3:Change of INTRC frequency as VDD changes.

2007 Microchip Technology Inc.

Preliminary

DS39632D-page 381

PIC18F2455/2550/4455/4550

FIGURE 28-6: CLKO AND I/O TIMING

 

Q4

Q1

 

Q2

Q3

OSC1

 

 

 

 

 

 

 

10

 

 

11

CLKO

 

 

 

 

 

 

 

13

19

18

12

 

 

14

16

 

 

 

 

 

I/O pin

 

 

 

 

 

(Input)

 

 

 

 

 

 

 

17

 

15

 

I/O pin

Old Value

 

 

 

New Value

(Output)

 

 

 

 

 

 

 

 

 

 

20, 21

 

 

 

Note:

Refer to Figure 28-4 for load conditions.

 

 

 

TABLE 28-11: CLKO AND I/O TIMING REQUIREMENTS

Param

 

Symbol

Characteristic

Min

Typ

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

10

 

 

TosH2ckL

OSC1 ↑ to CLKO ↓

 

75

200

ns

(Note 1)

 

 

 

 

 

 

 

 

 

 

 

11

 

 

TosH2ckH

OSC1 ↑ to CLKO ↑

 

75

200

ns

(Note 1)

12

 

 

TckR

CLKO Rise Time

 

35

100

ns

(Note 1)

 

 

 

 

 

 

 

 

 

 

 

13

 

 

TckF

CLKO Fall Time

 

35

100

ns

(Note 1)

 

 

 

 

 

 

 

 

 

 

 

14

 

 

TckL2ioV

CLKO ↓ to Port Out Valid

 

0.5 TCY + 20

ns

(Note 1)

15

 

 

TioV2ckH

Port In Valid before CLKO ↑

0.25 TCY + 25

ns

(Note 1)

 

 

 

 

 

 

 

 

 

 

 

16

 

 

TckH2ioI

Port In Hold after CLKO ↑

 

0

ns

(Note 1)

 

 

 

 

 

 

 

 

 

 

17

 

 

TosH2ioV

OSC1 ↑ (Q1 cycle) to Port Out Valid

50

150

ns

 

18

 

 

TosH2ioI

OSC1 ↑ (Q2 cycle) to

 

PIC18FXXXX

100

ns

 

 

 

 

 

 

Port Input Invalid

 

 

 

 

 

 

 

18A

 

 

 

 

 

PIC18LFXXXX

200

ns

VDD = 2.0V

 

 

 

 

(I/O in hold time)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

19

 

 

TioV2osH

Port Input Valid to OSC1 ↑ (I/O in setup time)

0

ns

 

 

 

 

 

 

 

 

 

 

 

 

20

 

 

TioR

Port Output Rise Time

 

PIC18FXXXX

10

25

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

20A

 

 

 

 

 

 

PIC18LFXXXX

60

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

 

 

 

21

 

 

TioF

Port Output Fall Time

 

PIC18FXXXX

10

25

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

21A

 

 

 

 

 

 

PIC18LFXXXX

60

ns

VDD = 2.0V

 

 

 

 

 

 

 

 

 

 

 

 

22†

 

 

TINP

INT pin High or Low Time

 

TCY

ns

 

 

 

 

 

 

 

 

 

 

 

23†

 

 

TRBP

RB7:RB4 Change INT High or Low Time

TCY

ns

 

 

 

 

 

 

 

 

 

 

 

 

 

 

These parameters are asynchronous events not related to any internal clock edges.

 

 

Note

1:

Measurements are taken in RC mode, where CLKO output is 4 x TOSC.

 

 

 

DS39632D-page 382

Preliminary

2007 Microchip Technology Inc.

PIC18F2455/2550/4455/4550

FIGURE 28-7: RESET, WATCHDOG TIMER, OSCILLATOR START-UP TIMER AND POWER-UP TIMER TIMING

 

VDD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

MCLR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

30

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

POR

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

PWRT

 

 

 

 

33

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Time-out

 

 

 

 

 

 

 

32

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Oscillator

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Time-out

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Watchdog

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Timer

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reset

 

 

 

 

 

 

 

 

 

 

 

 

34

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

31

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

34

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

I/O pins

Note: Refer to Figure 28-4 for load conditions.

FIGURE 28-8:

BROWN-OUT RESET TIMING

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VDD

 

 

 

 

BVDD

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

VIRVST

 

 

 

 

 

 

 

 

 

35

 

 

 

VBGAP = 1.2V

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Enable Internal

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Reference Voltage

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Internal Reference

 

 

 

 

 

36

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Voltage Stable

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

TABLE 28-12: RESET, WATCHDOG TIMER, OSCILLATOR START-UP TIMER, POWER-UP TIMER AND BROWN-OUT RESET REQUIREMENTS

Param.

Symbol

 

 

Characteristic

Min

Typ

Max

Units

Conditions

No.

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

30

TmcL

 

 

Pulse Width (low)

2

μs

 

 

MCLR

 

 

 

 

 

 

 

 

 

 

31

TWDT

 

Watchdog Timer Time-out Period

4.00

TBD

ms

 

 

 

 

(no postscaler)

 

 

 

 

 

 

 

 

 

 

 

 

 

 

32

TOST

 

Oscillator Start-up Timer Period

1024 TOSC

1024 TOSC

TOSC = OSC1 period

 

 

 

 

 

 

 

 

 

33

TPWRT

 

Power-up Timer Period

65.5

TBD

ms

 

 

 

 

 

 

 

 

 

 

34

TIOZ

 

I/O High-Impedance from

 

 

2

μs

 

 

MCLR

 

 

 

 

 

Low or Watchdog Timer Reset

 

 

 

 

 

 

 

 

 

 

 

 

 

 

35

TBOR

 

Brown-out Reset Pulse Width

200

μs

VDD ≤ BVDD (see D005)

36

TIRVST

 

Time for Internal Reference

20

50

μs

 

 

 

 

Voltage to become Stable

 

 

 

 

 

 

 

 

 

 

 

 

 

 

37

TLVD

 

Low-Voltage Detect Pulse Width

200

μs

VDD ≤ VLVD

 

 

 

 

 

 

 

 

 

38

TCSD

 

CPU Start-up Time

5

10

μs

 

39

TIOBST

 

Time for INTOSC to Stabilize

1

ms

 

 

 

 

 

 

 

 

 

 

 

 

 

Legend: TBD = To Be Determined

2007 Microchip Technology Inc.

Preliminary

DS39632D-page 383

Соседние файлы в папке Proshin_polnostyu_ves_kursach