- •1. Р-n переход.
- •2. Р-n-переход под возд внешн напряжения.
- •7. Биполярный транзистор.
- •8. Схемы включения об, оэ, ок.
- •9. Статические хар-ки биполярных транзисторов.
- •11. Полевой т с управл р-n переходом.
- •3. Полупроводниковые диоды.
- •4. Стабилитрон (стабистор).
- •5. Варикап.
- •6. Импульсные диоды.
- •44. Счетчики.
- •12. Полевой транзистор с изолированным затвором и встроенным каналом.
- •13. Полевой тр-р с индуцированным каналом.
- •14. Параметры полевых транзисторов.
- •15. Дифференцированные параметры биполярных транзисторов.
- •16. Системы параметров транзисторов (z,у,h).
- •25. Ключ с форсирующей емкостью и обр связью.
- •18. Схемы температурной стабилизации режима работы биполярного транзистора.
- •19. Усилители, основные характеристики.
- •20. Эквивалентная схема усилителя.
- •21. Усилители на полевых транзисторах.
- •26. Ключ переключатель тока.
- •22. Электронные ключи на биполярных тр-рах, насыщенный ключ.
- •27. Ключи на полевых транзисторах.
- •28. Логические элементы, классификация.
- •29. Ртл – элемент.
- •30. Дтл – элемент.
- •31. Ттл – элемент.
- •32. Эсл – элемент.
- •33. Кмоп – элемент.
- •34. Сравнительный анализ семейств логич эл-тов.
- •35. Триггер.
- •36. Простейший триггер.
- •37. Схема и работа симметричного триггера.
- •38. Триггер Шмидта.
- •39. Rs – триггер.
- •41. Мs – триггер, временные диаграммы.
- •42. Счетный т – триггер.
38. Триггер Шмидта.
Назначение: 1)формирование фронта импульса (ускорение фронта), 2)преобразование синусоидального в прямоуг фронт. В исх сост (до поступл управл импульса) Т2 откр,Т1 закр. На колекторе Т2 низк уровень Uо. (В схеме Uо~UА при откр Т2) Такое сост устойчиво. После поступл вх импульса Т1 открывается и левая обкладка С1 оказыв соедин с точкой А. → напряж Uбэ у Т2 становится отриц и Т2 резко закрыв. Время закрыв Т2 очень мало т.к. отриц Uб привод к быстр рассас эл-нов из обл базы и степень насыщ Т2 изначально подбирается маленькой (с пом R3,R6). Открыт сост Т1 и закр сост Т2 будет сохр в течении времени действия вх импульса. После окон действ вх импульса Т1 закрыв, потенциал колектора Т1 → и потенциал базы Т2 возрастает → Т2 открывается → схема возвращ в исх сост. Из времен диаграмм видно что закрыв и открыв Т1 происх при разных вх напряж → схема обладает гестерезисом. Т.о. триггер Шмидта исп для изменения порогового напряж соотв открыв и закрыв (с пом-ю эл-тов схемы) → триггер Шмидта можно использ как пороговое устройство.
39. Rs – триггер.
Эти схемы позол хранить и запис информ. Недостаток: оба тригера используются достаточно редко, т.к. имеют общий недост – наличие запрещенного состояния при запрещенной комбинации входных сигналов. Сост триггера не опред после снятия запрещ комбинации. Оба триггера явл асинхронными.
Схема синхронного триггера R SС явл основой для постоения более сложной схемы триггера.
41. Мs – триггер, временные диаграммы.
Явл двухтактным триггером. 2 триггера Т1 Т2 работают поочередно. Синхронные входы обоих триггеров соединены через инвертор. Зададим начальное сост триггеров Q1= Q2=0. Т.о. до прихода первого синхроимпульса сост триггера не меняется. После появления высокого уровня на входе S первого триггера информ имеющ на вх R S запиш в Т1 (R=1 S=0). После окончания действия первого синхроимпульса триггер Т1 будет хранить запис информ,
а на вход S тр Т2 поступит высокий уровень ч\з инвертор. В Т2 запиш инф поступ с вых Т1. К мом прихода 2го синхроимп сост инф входов изменилось (S=1 R=0). В Т1 запиш информ Q1=1. Во время действ синхроимп Т2 не работ а хранит предыд сост. После оконч действ 2го синхроимп в Т2 запиш инф с выхода Т1 → Q2=1. После прихода 3го синхроимп Q1=0 т.к. S=0 R=1. В общем случае триггер работает в 2 такта, после прихода синхроимп сраб 1й триггер и в него запис инф имеющ на вх а после оконч действ синхроимп и в него перепис инф Т1.
42. Счетный т – триггер.
На тактовый (счетный) вход поступает последовательность импульсов с частотой, периодом следования Т.Пусть Q1=Q2=0 – исх сост триггера.
В мом-т прихода первого син-хроимп на входах S и R 1го триггера имеется комбинация S= Q2 =1 R=Q2=0, т.е. в Т1 запишется 1. Т2 во время действ синхроимп работать не будет и только после окончания действия синхроимп в него перепишется инф с входа Т1. После прихода 2-го синхроимп на входах RS 1го триггера возник комбинация R=1 S=0→в Т1 зап 0 и Q1=0. Т2 не срабатывает до оконч действия 2го синхроимп. После оконч егодействия в т2 запис инф с вых Т1 т.е. Q2=0
далее процесс повт со сдвигом на длительность синхроимп т.к. триггеры работают со сдвигом на такт то их срабатывание в двое реже чем поступают входные счетные импульсы.