- •Основы цифровой электроники
- •1.1. Логические функции
- •1.1.1Аксиомы и теоремы алгебры логики
- •1.1.2Операция сумма по модулю два
- •1.2. Логические элементы
- •Комбинационные схемы
- •1.3. Некоторые системы счисления
- •1.4. Дешифратор
- •1.5. Шифратор
- •1.6. Демультиплексор
- •1.7. Увеличение разрядности дешифраторов и демультиплексоров
- •1.8. Мультиплексор
- •1.9. Преобразователи кода
- •1.10. Сумматоры
- •Последовательностные схемы
- •1.11. Триггеры
- •1.11.1Асинхронный rs-триггер
- •1.11.2Синхронный rs-триггер
- •1.11.4Синхронный (динамический) d-триггер
- •1.11.5Универсальный jk-триггер
- •1.11.7Взаимные преобразования триггеров
- •1.12. Счетчики
- •1.13. Регистры
1.11.5Универсальный jk-триггер
Н
.
Состояния
триггера приведены в следующей таблице:
Режим работы |
Вход |
Выход |
|||||
S |
R |
C |
J |
K |
Q |
|
|
Асинхронная установка |
0 |
1 |
х |
х |
х |
1 |
0 |
Асинхронный сброс |
1 |
0 |
х |
х |
х |
0 |
1 |
Неопределенность |
0 |
0 |
х |
х |
х |
1 |
1 |
Переключение |
1 |
1 |
|
1 |
1 |
|
q |
Загрузка 0 (сброс) |
1 |
1 |
|
0 |
1 |
0 |
1 |
Загрузка 1 (установка) |
1 |
1 |
|
1 |
0 |
1 |
0 |
Хранение: нет изменений |
1 |
1 |
х |
0 |
0 |
q |
|
Работа триггера в режиме «Переключение» аналогична работе ранее рассмотренной схемы D-триггера, включенного как делитель частоты на два.
1.11.6Т-триггер
Триггер со счетным входом, или Т-триггер, промышленностью не выпускается, а реализуется с помощью динамического D- или JK-триггеров. Например, для JK-триггера анализ временной диаграммы при J=К=1 позволяет сделать два важных вывода. Во-первых, период повторения выходных импульсов увеличился в два раза, значит, триггер в этом режиме делит частоту входных импульсов на два. Во-вторых, с приходом четного импульса выходной сигнал равен 0, а с приходом нечетного равен 1, т.е. триггер является счетчиком по модулю два.
1.11.7Взаимные преобразования триггеров
JK-триггер преобразуется в динамический D-триггер подключением инвертора к входу К (рис.3.10-1), при этом из четырех комбинаций сигналов: J=K=0, J=K=1, J=0 K=l, J=l К=0 осуществлены будут две последних, т.е. синхронные установка и сброс. Если необходим прямой синхровход, то ко входу С подключается еще один инвертор. На рис.3.10-2 JK-триггер включен по схеме Т-триггера со счетным входом (J=K=1). Счет можно прервать, подав на один из асинхронных входов 0.
Рис.3.10
D-триггер
с динамическим управлением также
преобразуется в Т-триггер, путем введения
обратной связи с инверсного выхода на
вход D.
Тогда Q(t+dt)=D,
но D
в свою очередь равно
и, следовательно Q(t+dt)=
,
т.е. новое значение на выходе триггера
является инверсией старого с каждым
поступлением положительного перепада
тактового импульса С (рис.3.11-1,2).
Рис.3.11
И,
наконец, любой из перечисленных триггеров
может быть использован в качестве
асинхронного RS-триггера
с инверсными входами (рис.3.11-3), невзирая
на остальные сигналы, что объясняется
наивысшим приоритетом входов
и
.
