- •Тема 2.1.1.: Шифраторы, дешифраторы. Основные положения, таблицы истинности, синтез. План
- •Ход лекции
- •1. Представление чисел в различных системах счисления
- •2. Шифратор (кодер).
- •Дешифратор (декодер).
- •Тема 2.1.2: Мультиплексоры, демультиплексоры. Основные положения, таблицы истинности, синтез. План
- •Ход лекции
- •1. Мультиплексор
- •2. Демультиплексор
- •3. Примеры использования имс.
- •Тема 2.1.3.: Сумматоры. Одноразрядный двоичный сумматор. Многоразрядные двоичные сумматоры комбинационного типа. План
- •1. Основные положения
- •2. Одноразрядный двоичный сумматор
- •3. Многоразрядный двоичный сумматор
- •Многоразрядный параллельный двоичный сумматор.
- •Тема 2.1.4: Преобразователи кодов. Основные положения. Таблицы истинности. Синтез. Построение. Компараторы кодов. Основные положения и методы их построения. План
- •Ход лекции
- •1. Основные положения. Таблица истинности преобразователей кодов
- •Преобразование кода 8421 в код 2421
- •2. Синтез. Построение
- •3. Компараторы кодов Основные положения. Принципы построения. Типы компараторов.
- •Типы компараторов.
- •Тема 2.2.1: Интегральные триггеры. Основные понятия, определения, классификация. План
- •Ход лекции
- •Основные понятия
- •2. Классификация триггеров.
- •Тема 2.2.2: Асинхронные и синхронные триггеры. Методы управления. План
- •Ход лекции
- •1. Асинхронный rs – триггер с прямыми входами
- •2. Асинхронный rs – триггер с инверсными входами
- •4. Универсальный jk – триггер
- •7. Синхронный триггер с динамическим управлением.
- •7. Синхронный триггер с динамическим управлением.
2. Асинхронный rs – триггер с инверсными входами
Триггер такого типа строится на логических элементах И-НЕ.
Qt
Qt+1
0
0
0
–
0
0
1
–
0
1
0
1
0
1
1
1
1
0
0
0
1
0
1
0
1
1
0
0
1
1
1
1
В этом случае уровень «0» является активным входным сигналом, а уровень «1» – пассивным. Информационные входы и соответствующие сигналы таких триггеров принято обозначать как инверсные ( ). В этом случае триггер с инверсными входами будет описываться той же таблицей, что и триггер с прямыми входами. КомбинацияS =R=0 является запрещенной, а набор S =R=1 – нейтральным.
3. Синхронный RS – триггер со статическим управлением
Синхронный RS-триггер отличается от асинхронного наличием С-входа, на который поступают синхронизирующие (тактовые) сигналы. Синхронный триггер состоит из асинхронного RS – триггера и комбинационного цифрового устройства (КЦУ).
П ри С = 0 входные логические элементы схемы КЦУ блокированы. Их выходы принимают значения 1 и не зависят от входных сигналов S и R. Триггер при этом будет сохранять свое состояние.
При С =0 входные логические элементы схемы КЦУ открыты для передачи информационных сигналов R и S на входе RS – триггера.
Следовательно, синхронный триггер при наличии разрешающего сигнала будет работать по правилам для асинхронного триггера.
-
C t
1
1
1
1
1
1
1
1
St
0
0
0
0
1
1
1
1
Rt
0
0
1
1
0
0
1
1
Qt
0
1
0
1
0
1
0
1
Qt+1
0
1
0
0
1
1
–
–