Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
МУ ЛР Комп схем и АК 2011.doc
Скачиваний:
17
Добавлен:
10.02.2016
Размер:
1.73 Mб
Скачать

2. Завдання

ПОРЯДОК ВИКОНАННЯ

1. Вивчити призначення, основи роботи та особливості застосування. Ознайомитися з основними принципами побудови схем лічильників. 2. Використовуючи елементи стенду зібрати схему дослідження лічильника, провести експериментальну перевірку функціонування. Після закінчення досліджень оформити звіт

3. Зміст звіту

1. Титульний аркуш.

2. Назва та мета роботи.

3. Завдання.

4. Необхідні короткі теоретичні відомості для кожного з виконаних пунктів завдання.

5. Таблиці істинності, необхідні розрахунки, всі схеми лише на елементах, що входять до складу стенду, діаграми та осцилограми.

6. Висновки по роботі.

4. Контрольні запитання

1.Як класифікуються лічильники?

2. Послідовні лічильники та принципи їх побудови

3.Паралелні лічильники та особливості їх побудови і функціонування.

4.Двійкові лічильники ИЕ7 та їх використання в обчислювальній техніці.

5.Двійково-десяткові лічильники ИЕ6 та їх використання в обчислювальній техніці.

6.Методика побудови лічильників з довільним модулем лічби на основі мікросхем ИЕ6 та ИЕ7.

Лабораторна робота № 8 Дослідження багаторежимного буферного регістра Мета роботи

Вивчити схему, її можливості та особливості застосування; набути навичок у роботі з багаторежимних багаторозрядними буферними пристроями введення - виведення в мікропроцесорних та інших цифрових пристроях.

Основні теоретичні відомості

Багатофункціональний буферний регістр (ББР) - пристрій, що використовується для реалізації схем регістрів, стробовані буферів, мультиплексорів і т. д., тобто для реалізації основних периферійних функцій введення - виведення мікропроцесорних систем. ББР на прикладі мікросхеми К589ІР12 включає 8-розрядний регістр на D-тригерах з буфером на вході, що має три стани: нульове, одиничне і високоінпендансное (рис. 8.1б). До складу ББР входить схема управління на елементах І, АБО, НЕ і тригер запиту обслуговування (переривання) Тобс, що формує відповідний сигнал управління перериванням мікропроцесора при використанні ББР в комплекті з ним.

Начало формы

На рис. 8.1 а, б наведені відповідно умовне позначення та структура МБР. Регістр імеетдва режиму роботи: введення і виведення, що задаються сигналом на керуючому вході MD: MD = 0 - введення; MD = 1 - висновок. У режимі введення (MD = 0) запис інформації з вхідного каналу DI1 ... DI8 в регістр МБР здійснюється сигналом STB = 1. Читання інформації проводиться через вихідний канал DO1 ... DO8 при вступі керуючих сигналів вибору кристала - CS1 ● CS2 = 1. У режимі виводу (MD = 1) читання інформації проводиться постійно, а запис здійснюється подачею керуючих сигналів вибору кристала CS1 ● CS2 = 1. Скидання інформації, записаної в регістр, проводиться сигналом CLR = 0. Однією з функцій МБР є формування наявності (INT = 0) або відсутності (INT = 1) запиту обслуговування (переривання), які служать для управління роботою мікропроцесора. Перед початком роботи сигналом очищення CLR = 0 тригер Тобс встановлюється в «1», а сигнали вибору кристала відсутні (CS1 ● CS2 = 0). При цьому на виході INT = 1 МБР формується сигнал відсутності запиту переривання. Одночасно із записом вхідної інформації в регістр МБР (MD = 0) сигналом STB = 1 тригер Тобс скидається в «0». При цьому на виході формується сигнал INT = 0. За цим сигналом мікропроцесор перериває свою роботу, видає сигнали вибору кристала CS1 ● CS2 = 1 і читає інформацію з регістра МБР. Після зчитування чергового байта даних сигнал на виході INT приймає первинне значення INT = 1, тригер Тобс встановлюється у вихідне 1-е стан. Установка тригера Тобс в «1» виробляється сигналом вибору кристала CS1 ● CS2 = 1, а вихідний сигнал INT = 0 присутній протягом дії сигналів вибору кристала і зникає (INT = 1) після їх закінчення.

Na rys. 1.1 a, b navedeni vidpovidno umovne poznachennya ta struktura MBR. Rehistr imeetdva rezhymu roboty: vvedennya i vyvedennya, shcho zadayutʹsya syhnalom na keruyuchomu vkhodi MD: MD = 0 - vvedennya; MD = 1 - vysnovok. U rezhymi vvedennya (MD = 0) zapys informatsiï z vkhidnoho kanalu DI1 ... DI8 v rehistr MBR zdiy̆snyuyetʹsya syhnalom STB = 1. Chytannya informatsiï provodytʹsya cherez vykhidnyy̆ kanal DO1 ... DO8 pry vstupi keruyuchykh syhnaliv vyboru krystala - CS1 ● CS2 = 1. U rezhymi vyvodu (MD = 1) chytannya informatsiï provodytʹsya postiy̆no, a zapys zdiy̆snyuyetʹsya podacheyu keruyuchykh syhnaliv vyboru krystala CS1 ● CS2 = 1. Skydannya informatsiï, zapysanoï v rehistr, provodytʹsya syhnalom CLR = 0. Odniyeyu z funktsiy̆ MBR ye formuvannya nayavnosti (INT = 0) abo vidsutnosti (INT = 1) zapytu obsluhovuvannya (pereryvannya), yaki sluzhatʹ dlya upravlinnya robotoyu mikroprotsesora. Pered pochatkom roboty syhnalom ochyshchennya CLR = 0 tryher Tobs vstanovlyuyetʹsya v «1», a syhnaly vyboru krystala vidsutni (CS1 ● CS2 = 0). Pry tsʹomu na vykhodi INT = 1 MBR formuyetʹsya syhnal vidsutnosti zapytu pereryvannya. Odnochasno iz zapysom vkhidnoï informatsiï v rehistr MBR (MD = 0) syhnalom STB = 1 tryher Tobs skydayetʹsya v «0». Pry tsʹomu na vykhodi formuyetʹsya syhnal INT = 0. Za tsym syhnalom mikroprotsesor pereryvaye svoyu robotu, vydaye syhnaly vyboru krystala CS1 ● CS2 = 1 i chytaye informatsiyu z rehistra MBR. Pislya zchytuvannya cherhovoho bay̆ta danykh syhnal na vykhodi INT pryy̆maye pervynne znachennya INT = 1, tryher Tobs vstanovlyuyetʹsya u vykhidne 1-e stan. Ustanovka tryhera Tobs v «1» vyroblyayetʹsya syhnalom vyboru krystala CS1 ● CS2 = 1, a vykhidnyy̆ syhnal INT = 0 prysutniy̆ protyahom diï syhnaliv vyboru krystala i znykaye (INT = 1) pislya ïkh zakinchennya.

Словарь

Конец формы

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]