- •Глава 14 аналоговые компараторы напряжения
- •Глава 15 электронные ключи
- •Глава 17
- •Глава 18 цифро-аналоговые преобразователи
- •Глава 19 аналого-цифровые преобразователи
- •Глава 20 цифровые микросхемы
- •20.1. Цифровые сигналы
- •Глава 21 сопряжение интегральных схем
- •21.2. Управление входами ттл и кмоп
- •Глава 22 дешифраторы и шифраторы
- •Глава 23 мультиплексоры и демультиплексоры
- •Глава 24 сумматоры
- •Глава 25 триггеры
- •Глава 26 счетчики импульсов
- •Глава 27 регистры
- •Глава 28 полупроводниковые запоминающие устройства
- •Глава 29 программируемые логические интегральные схемы
Глава 23 мультиплексоры и демультиплексоры
а) б)
Рис.23.1. Упрощенное представление мультиплексора в виде коммутатора (а) и таблица состояний мультиплексора (б)
Рис. 23.2. Четырехвходовый мультиплексор: условное графическое обозначение (а) и его реализация на логических элементах (б)
Рис. 23.3. Функциональная схема MS типа КП5
Рис. 23.4. ИМС мультиплексоров: а – К155КП1, б – К155КП2, в – К155КП5
Рис. 23.5. Каскадное включение мультиплексоров
Рис. 23.5. 64-канальный мультиплексор
а) б)
Рис.23.6. Таблица состояний демультиплексора (а) и его реализация на логических элементах (б)
Рис. 23.7. Демультиплексор на 16 выходов
Рис. 23.8. Дешифратор К155ИД3 в качестве демультиплексора
Рис. 23.9. ИМС К155ИД4
Рис. 23.10. Использование ИМС К155ИД4 в качестве:
а) дешифратора 3×8, б) демультиплексора 1×8
Рис. 23.11. Двунаправленный мультиплексор- демультиплексор К561КП1
Глава 24 сумматоры
Рис. 24.1. Таблица истинности полусумматора
а) б)
Рис. 24.2. Логическая структура полусумматора (а) и его условное обозначение (б)
а) б)
Рис. 24.3. Логическая структура полного сумматора (а) и его таблица истинности (б)
Рис. 24.4. Трехразрядный сумматор
Рис. 24.5. ИМС сумматоров: а) К155ИМ5, б) К555ИМ6, в) К555ИМ7
Рис. 24.6. Устройство сложения / вычитания
Рис. 24.7. Таблица истинности поразрядного сравнения
Рис. 24.8. Реализация схемы сравнения на ИС 155ЛП5 и 155ЛР3
Рис. 11.9. Цифровой компаратор с тремя выходами
Рис. 24.10. Цифровые компараторы: а) К134СП1, б) К555СП1
Рис. 24.11. Умножитель
Рис. 24.12. Умножитель К555ИП8
Глава 25 триггеры
25.1. RS-триггеры
Рис. 25.1. Структурная схема триггера
Рис. 25.2. RS-триггер
а) б)
Рис. 25.3. RS-триггер на элементах ИЛИ-НЕ (а) и И-НЕ (б)
Рис. 25.4. Таблица истинности RS-триггера на элементах ИЛИ-НЕ
Рис. 25.5. RS-триггер К564ТР2
Рис. 25.6. Синхронный RS-триггер
Рис. 25.7. Структурная схема двухступенчатого триггера
Рис. 25.8. Временная диаграмма работы двухступенчатого триггера
Рис. 25.9. Синхронный RS-триггер К136ТР1: а – УГО, б – таблица истинности
Рис. 25.10. JK-триггер
Рис. 12.11. Таблица истинности JK-триггера
Рис. 25.12. ИМС К555ТВ9
Рис. 25.14. D-триггер
Рис. 25.15. Условное графическое обозначение D-триггера
Рис. 25.16. ИМС К561ТМ2
Рис. 25.17. Двухступенчатый Т-триггер
Рис. 25.18. Т-триггер на основе D-триггера