- •Глава 14 аналоговые компараторы напряжения
- •Глава 15 электронные ключи
- •Глава 17
- •Глава 18 цифро-аналоговые преобразователи
- •Глава 19 аналого-цифровые преобразователи
- •Глава 20 цифровые микросхемы
- •20.1. Цифровые сигналы
- •Глава 21 сопряжение интегральных схем
- •21.2. Управление входами ттл и кмоп
- •Глава 22 дешифраторы и шифраторы
- •Глава 23 мультиплексоры и демультиплексоры
- •Глава 24 сумматоры
- •Глава 25 триггеры
- •Глава 26 счетчики импульсов
- •Глава 27 регистры
- •Глава 28 полупроводниковые запоминающие устройства
- •Глава 29 программируемые логические интегральные схемы
Глава 21 сопряжение интегральных схем
Рис. 21.1. Характеристики логических элементов:
а - входной ток; б - передаточная характеристика инверторов
Рис. 21.2. Модель КМОП вентиля для больших входных сигналов
Рис. 21.3. Выходные характеристики логических вентилей
Рис. 21.4. Преобразование уровня от ТТЛ к КМОП
Рис. 21.5. Преобразование от КМОП к ТТЛ
21.2. Управление входами ттл и кмоп
Рис. 21.6. Ввод сигнала от электромеханических ключей
Рис. 21.7. Схема защиты от дребезга ключа
Рис. 21.8. Примеры управления дискретной нагрузкой от элементов ТТЛ и КМОП
Рис.21.9. Помехи на шине земли из-за сквозного тока ИС
Рис.21.10. Помехи на шине земли из-за емкостной нагрузки
Рис. 21.11. Сопряжение элементов ТТЛ с линиями средней длины
Рис. 21.12. Передача сигнала по дифференциальной линии связи
Рис. 20.13. Дифференциальный токовый передатчик
Рис. 21.14. Линия связи с гальванической развязкой
Рис. 21.15. Прием и передача по 50-омному коаксиальному кабелю
Рис. 21.16. Канал связи процессора с блоком клавиатуры
Таблица 21.1
Состояния сигналов
А |
В |
е |
m |
g=f |
h |
g-h |
n |
C |
D |
0 |
0 |
+12 |
+12 |
+12 |
+9 |
+3 |
+5 |
0 |
0 |
0 |
1 |
+12 |
0 |
+6 |
+9 |
–3 |
0 |
1 |
0 |
1 |
0 |
0 |
+12 |
+6 |
+3 |
+3 |
+5 |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
+3 |
–3 |
0 |
1 |
1 |
Рис. 21.17. Канал для одновременной передачи информации по одному кабелю с гальванической развязкой приемопередатчиков
Таблица 21.2
Состояния сигналов
A |
B |
X1 |
X2 |
X3 |
C |
Y1 |
Y2 |
Y3 |
D |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
Рис. 21.18. Схема связи регистрирующего прибора с удаленным датчиком
Глава 22 дешифраторы и шифраторы
а) б)
Рис.22.1. Условное графическое обозначение дешифратора (а) и схема его реализации (б)
Рис. 22.2. ИМС КР531ИД14
Рис. 22.3. Дешифратор К555ИД6
Рис. 22.4. Дешифратор
Рис. 22.5. Восьмиразрядный дешифратор
Рис. 22.6. ИМС 155ИД9
Рис. 22.7. Сопряжение ИД9 со светодиодными индикаторами
а) б)
Рис.22.8. Шифратор на элементах ИЛИ (а) и его условное обозначение (б)
Рис. 22.9. Приоритетный шифратор К555ИВ3
Рис. 22.10. Приоритетный шифратор К555ИВ1