Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
12
Добавлен:
06.02.2015
Размер:
608.98 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 19

Выполнил: Студент группы ЭЭ-21-08

Самсонов И. В.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

19

4

5

6

Инверс.(RB)

+

RA+SA

7

Записи RА

SА=0

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=10=00001010 RB=192=11000000 SA=7=00000111

Y=Инверс.(RB)+RA+SA=Инверс.(11000000)+00001010+00000111=01010000=80 При блокировке: RA=10=00001010 RB=192=11000000 SA=0=00000000

Y Инверс.(RB)+RA+SA=Инверс.(11000000)+00000000+00000000=00111111=63 Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой записи RA при SА=0. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову