Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
10
Добавлен:
06.02.2015
Размер:
586.57 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 25

Выполнил: Студент группы ЭЭ-21-08

Яковлев Г.В.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

25

10

11

12

(RA искл. или RB) + SA

13

Чтения RА

SA>0

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=7=00000111

RB=2=00000010 SA=0=00000000

Y=(RA искл. или RB)+SA=(00000111 искл. или-не 00000010) + 00000000 = 000000101=5 При блокировке: RA=7=00000111 RB=2=00000010 SA=5=00000101

Y=(RA искл. или-не RB)+SA=(00000000 искл. или-не 00000010) + 00000101 = 00000111=7

Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой записи RA при SA>0. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову