Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
14
Добавлен:
06.02.2015
Размер:
576.67 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 15

Выполнил: Студент группы ЭЭ-21-08

Митрофанов А.Ю.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

15

15

0

1

Инверс.(RA)

+RB+SA

2

Чтения RA

SA=1

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=240=11110000 RB=13=00001101 SA=2=00000010

Y=Инверс.(RA)+RB+SA=Инверс.(11110000) + 00001101 +00000010 = 00011110 = 30 При блокировке: RA=240=11110000 RB=13=00001101 SA=1=00000001

Y=Инверс.(RA)+RB+SA=Инверс.(11110000) + 00001101 +00000001 = 00011101 = 29

Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой чтения RA при SA=1. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову