Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
14
Добавлен:
06.02.2015
Размер:
584.53 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 11

Выполнил: Студент группы ЭЭ-21-08

Капитонов А. Л.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

11

11

12

13

RB+SA+SA

14

Чтения SA

RA=9

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=8=00001000 RB=10=00001010 SA=20=00010100

Y=RB+SA+SA=00001010+00010100+00010100=00110010=50 При блокировке: RA=9=00001001 RB=10=00001010 SA=20=00010100

Y=RB+SA+SA=00001010+00010100+00010100=00110010=50

Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой чтения SA при RA=9. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову