Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
13
Добавлен:
06.02.2015
Размер:
605.86 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 2

Выполнил: Студент группы ЭЭ-21-08

Алексеев Е. С.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

2

2

3

4

RA-RB+SA

5

Записи RB

SA=1

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=40=00101000 RB=30=00011110 SA=2=00000010

Y=RA-RB+SA=00101000-00011110+00000010 = 00001100=12 При блокировке: RA=40=00101000 RB=30=00011110 SA=1=00000001

Y=RA-RB+SA=00101000-00000000+00000001 = 00101001=41

Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой записи RB при SA=1. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову