Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
ОСНОВЫ ТЕОРИИ ЦИФРОВЫХ УСТРОЙСТВ И....doc
Скачиваний:
20
Добавлен:
01.05.2025
Размер:
5.42 Mб
Скачать

20.5.1 Управление матричными индикаторами Управление неполными матричными индикаторами

Два типа неполных матричных индикаторов изображены на рисунке 20.10, а, б. Местоположение диодов задается числами i и j, причем не все комбинации чисел i и j используются. Для управления такими индикаторами выпускаются ИС К155ИД8 и ИС К155ИД9 (рисунок 20.10 в, г), которые имеют выходы с открытым коллектором и внутренние токоограничивающие резисторы. Внутренние резисторы обеспечивают примерно одинаковый ток для одного и двух последовательно включенных светодиодов. ИС155ИД9 может быть использована для управления семисегментными индикаторами (H7S).

а,б − неполные матричные индикаторы; в − способ подключения их к дешифраторам ИС 155ИД8; г − ИС 155ИД9;

Рисунок 20.10 – Матричные индикаторы

Управление матричными индикаторами

На рисунке 20.11, а показан вид, структура и условное изображение матричного индикатора формата 5  7 типа АЛС358А. Для управления матричным индикатором служат масочные ПЗУ ИС 155РЕ21155РЕ24.

На рисунке 20.12 показана схема индикации 32 символов, построенная на матричном индикаторе АЛС358А и двух знакогенераторах 155РЕ21 и 155РЕ24.

Формирователь кода развертки b0b1b2 выполнен на трехразрядном счетчике К555ИЕ5. Согласование выходов микросхем МПЗУ с индикатором осуществлено с помощью инверторов и транзисторов, необходимых для усиления тока. Обычно предусматривают подключение выходов ОК через резисторы к источнику питания. Если быстродействие не имеет существенного значения, как в данном случае, то резистор можно не использовать. Дешифратор К555ИД10 обеспечивает мультиплексное управление строками индикатора.

а − расположение элементов; б − принципиальная схема;

в − условное изображение

Рисунок 20.11 – Индикатор АЛС358А

Считываемый символ определяет код А0A4, который поступает на входы микросхем МПЗУ. Два старших разряда кода КОИ-7 а5а6 здесь не использованы, поскольку нет необходимости в выборе микросхемы.

Счетчик ИЕ5 под воздействием тактовых импульсов с частотой F (сотни Гц) перебирает адреса строк в естественном порядке их следования. Дешифратор ИД10 под воздействием адресных сигналов на своих входах активизирует низким уровнем строки матрицы так, чтобы через светодиоды выбранных транзисторами столбцов протекал ток от источника питания Uсс.

Выбор столбцов индикатора определяется состоянием выходов микросхем МПЗУ: при лог. 0 (активное состояние) соответствующий инвертор закрывается, а транзистор на его входе открывается, обеспечивая ток через один светодиод матрицы. Если выходы микросхемы РЕ21 и РЕ24 находятся в высокоомном состоянии, то подключенный к этому выходу инвертор открыт, а транзистор закрыт. В результате цепь от источника питания к светодиодам этого столбца разрывается.

Активизация строк матрицы индикаторов дешифратором происходит синхронно с перебором содержимого области памяти, отведенной под один символ и определяемой кодом а0 – а4. Синхронизм обеспечен тем, что код адреса строк b0b1b2 поступает одновременно на дешифратор и на микросхемы памяти. Для микросхем памяти коды выбора символа его развертки составляют единый адресный код А7 – А0, три младших разряда которого А0А1А2 являются кодом развертки, а пять остальных А3 – А7 – кодом выбора символа.

При использовании для отображения информации экрана дисплея параллельный код, снимаемый с выходов V1– V5 блока памяти, необходимо преобразовать в последовательность сигналов. Решить эту задачу можно с помощью мультиплексора или параллельно-последовательных регистров сдвига.

Рисунок 20.12 − Знакогенератор с матричным индикатором