Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Diplomna.docx
Скачиваний:
5
Добавлен:
14.09.2019
Размер:
6.95 Mб
Скачать

2.3. Практична інтегральна схема звукового декодера

На рис. 2.8 показана типова схема підключення ІС звукового декодера МРЕG.

Рис. 2.8. Звуковий декодер MPEG (підключення інтегральної схеми)

Якщо звуковий декодер готовий приймати дані, то він посилає з виводу|висновку| 99 на демультиплексор сигнал запиту (REQ). Послідовні цифрові дані (SIN|) поступають|надходять| потім на вивід|висновок| 88 декодера разом із стробом даних, що поступає|надходить| на вивід|висновок| 93. Частота вибірки вказується|вказує| логічними перебуваннями |достатками|FS0 і FS1 на виводах|висновках| 22 і 23 (табл.2.1).

Таблиця 2.1

FS0

FS1

Частота вибірки, кГц

0

0

44,1

0

1

32

1

0

48

Звукові вихідні дані для звукових цифро-аналогових перетворювачів поступають на вивід 20 (РСМDАТА). Тактові сигнали вибірки для ЦАП, помічені як SСК (вивід 19), формуються шляхом ділення частоти синхронізації імпульсно-кодової модуляції (РСМСLK на виводі 14). Сигнал на виводі 17 (LRCLK) вказує лівий (L) або правий (R) канал (див. осцилограму на рис. 2.9).

Рис 2.9. Осцилограма цифрових звукових сигналів.

Інтерфейс з мікропроцесором складається з 8-бітової шини даних і 7-бітової адресної шини, яка забезпечує доступ мікропроцесора до регістрів декодера. Сигнал читання/запису (R/W) подається безпосередньо в мікропроцесор. Інші управляючі сигналипроходять через програмовану логічну матрицю, яка перетворить їх в прийнятний для декодера формат. Окрім сигналів синхронізації 25 Мгц (вивід 8) декодер отримує від транспортного демультиплексора по виводу 28 синхроімпульсів 90 кГц. Вони використовуються лічильником звукового декодера для запобігання помилковій синхронізації частоти, що генерується на платі, з передаваною частотою синхронізації. ІС пам'яті забезпечує необхідну затримку 1 с|із| для синхронізації відео-| і звуко­вих| даних. У якості ІС пам'яті використовується ІС ДОЗП з часом|згодом| до­ступу| 70 нс і лініями управління RAS, CAS, OEiWE.

Рис. 2.10. ПВЧ-модулятор, А — схема відновлення постійної складової

Схема ПВЧ - модулятора складається з двох вузлів: ПВЧ - модулятора з|із| синтезатором частот і підсилювача| петлі. Модулятор (рис. 2.10) складається з наступних |слідуючих|компонентів:

  • синтезатор частот ФАПЧ, керований по шині І2С;

  • амплітудний модулятор;

  • звуковий генератор звукової піднесучої;

  • схема відновлення постійної складової відеосигналу для забезпечення правильного індексу модуляції.

Налаштування модулятора здійснюється постійною напругою (0-24 В), отриманою від синтезатора частот ФАПЧ. Звуковий сигнал використовується для частотної модуляції звукової піднесучої. Потім модульована звукова піднесуча додається до відеосигналу після відновлення постійної складової і використовується для амплітудної модуляції вибраної ПВЧ - несуча. Модульована ПВЧ - несуча поступає в підсилювач петлі, який змішує цей сигнал з сигналом, який поступає від другої антени.

Коли цифровий декодер знаходиться в резервному режимі, генератор ПВЧ з синтезом відключається по команді від мікроконтролера, І2С, що поступає по шині. Підсилювач петлі продовжує працювати нормально, тому сигнал від другої антени може пройти по петлі на гніздо високочастотного виходу.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]