Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
kurs_pr.doc
Скачиваний:
3
Добавлен:
17.08.2019
Размер:
427.52 Кб
Скачать

2.Варианты индивидуальных заданий на курсовое проектирование

Схема 1

Преобразователь десятичного кода в двоичный

.

Вариант №

Тактовая частота

1

700 кГц

2

9 МГц

Каждый разряд A0-A9 соответствует вводимому значению десятичного числа, например A3 соответствует 310. Анализатор анализирует состояние входного регистра и, если на каком-то из выходов регистра есть 1, то с приходом такта с формирователя тактов выдается сигнал разрешения преобразования на шифратор. Формирователь тактов необходим для разделения цикла преобразования во времени. По 1-му такту число записывается в RG, по 2-му - происходит преобразование числа, по 3-му такту результат записывается в выходной RG.

Схема 2

Схема записи и считывания из оперативной памяти

Вариант №

Разрядность

Адресность

1

4

128

2

8

64

3

16

32

По сигналам чтения и записи производится соответственно либо чтение, либо запись регистров RG1 и RG2. Также из шины адреса поступает адрес ячейки, в которой производится запись или считывание данных.

Схема 3

Блок для работы памяти с периферийными устройствами

Вариант №

Разрядность

Адресность

1

4

128

2

8

64

3

16

32

По сигналам чтения/записи производится соответственно чтение/запись регистров RG1 и RG2. Также из шины адреса поступает адрес ячейки, в которой производится запись или считывание.

С хема 4

Блок сложения и вычитания

Вариант №

Разрядность

1

8

2

16

На вход блока подаются двоичные числа. Необходимо так выбрать разрядность сумматора и следующего за ним регистра, чтобы не было переполнения.

Схема 5

Блок умножения

Вариант №

Разрядность

1

8

2

16

На вход блока подаются двоичные числа. Необходимо так выбрать разрядность сумматора и следующего за ним регистра, чтобы не было переполнения.

С хема 6

Комбинационный блок умножения

Вариант №

Разрядность

1

8

2

16

На вход блока подаются двоичные числа. Необходимо так выбрать разрядность сумматора и следующего за ним регистра, чтобы не было переполнения.

Схема 7

Стек LIFO

ШУ

Вариант №

Разрядность

Адресность

1

8

128

2

16

64

Предустановка числа ячеек означает объем стека. Схема сравнения разрешает прохождение сигнала записи. Анализируется счетчик. Если счетчик +1, то схема управления заносит в стек. Если >1, то схема управления выдает сигнал на сдвиг вниз с задержкой сигнала записи. По сигналу чтения производится чтение, и после чтения схемой управления вырабатывается сигнал сдвига вверх. Схема сравнения необходима для анализа степени заполнения счетчика.

С хема 8

Тактируемое регистровое запоминающее устройство

Вариант 1

Тактируемое регистровое запоминающее устройство на 4 слова с одним входом, одним выходом и разрешением записи.

Вариант 2

Тактируемое регистровое запоминающее устройство на 4 слова с одним входом, двумя выходами и разрешением записи.

Вариант 3

Тактируемое регистровое запоминающее устройство на 4 слова с двумя входами, одним выходом и разрешением записи.

Вариант 4

Тактируемое регистровое запоминающее устройство на 4 слова с двумя входами, двумя выходами и разрешением записи по каждому входу.

Примечание: В АЛУ по заданию преподавателя выполняется одна из операций: суммирование, дизъюнкция, конъюнкция, сложение по MOD2.

Схема 9

С

Такты

тек FIFO

Разрешение считывания

Шина

данных

ШУ

Вариант №

Разрядность

Адресность

1

8

128

2

16

64

3

32

32

С хема 10

Блок деления

А

В

Вариант №

Разрядность

1

8

2

16

На вход блока подаются двоичные числа. Необходимо так выбрать разрядность АЛУ, чтобы не было переполнения.

Схема 11

Генератор импульсов

f1

Вариант №

Тактирующие частоты

Задержка

Длительности

импульсов

1

f1=f/2,f2=f/3

t1=T1/10,t2=T2/5

t1`=T1/2,t2`=T2/2

2

t1=T1/5,t2=T2/20

t1`=T1/4,t2`=T2/5

3

t1=T1/20,t2=T2/10

t1`=T1/3,t2`=T2/10

4

f1=f/2,f2=f/8

t1=T1/5,t2=T2/20

t1`=T1/2,t2`=T2/2

5

t1=T1/10,t2=T2/5

t1`=T1/4,t2`=T2/5

6

t1=T1/20,t2=T2/10

t1`=T1/3,t2`=T2/10

Блок делителей частоты - обычные счетчики. Формирователи задержек и длительности рекомендуется делать на счетчиках с предустановкой. Их также можно выполнить и на сдвиговых регистрах.

3.Р ЕКОМЕНДАЦИИ ПО МОДЕЛИРОВАНИЮ, РАЗРАБОТКЕ И КОНСТРУИРОВАНИЮ

ЭЛЕКТРОННЫХ УЗЛОВ

3.1.Система схемотехнического

моделирования Micro-Cap V

Программа Micro-Cap V переведена на платформу Windows, имеет удобный пользовательский интерфейс. Программа позволяет моделировать не только аналоговые, но и цифровые и аналого-цифровые электронные устройства. Для пакета Micro-Cap V имеется также студенческая версия, которая предназначена для моделирования схем, содержащих не более 50 компонентов (если не вводить макроопределения). Моделирование в студенческой версии выполняется в несколько раз медленнее, чем в профессиональной. Программа Micro-Cap V очень удобна для первоначального освоения схемотехнического моделирования электронных схем и рекомендуется для выполнения исследовательских работ, не предполагающих немедленной конструкторской реализации.

После вызова программы MC5 двойным щелчком на ее пиктограмме на экране появится основное окно программы, сверху которого помещена строка системного меню, содержащая имена режимов File, Edit, Component, Windows, Options, Analysis, Help.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]