Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
шпорки ДЦ уменьшенные.doc
Скачиваний:
95
Добавлен:
22.02.2016
Размер:
1.32 Mб
Скачать

34. Блок цс дц «Нева». Назначение, работа схемы при формировании и передаче сигнала цс.

Работа распределителей синхронизируется сигналом цикловой синхронизации (ЦС), посылаемым с центрального поста частотой f за 64 мс до окончания полного цикла проверки состояния объектов. Момент и длительность посылки этого сигнала определяют блок ЦС и общий групповой распределитель (ОГР).

Блок ЦС выполняет следующие функции: - выдает импульсы, приводящие в действие, постовой групповой распределитель; - определяет момент времени и длительность передачи сигнала ЦС; - осуществляет взаимозависимость между сигналами ТУ и ЦС и устанавливает очередность их передачи ; - выдает импульс, приводящий постовой групповой распределитель в исходное состояние, а также импульсы, управляющие работой распределителя блока ЦШР, участвующего в передаче сигнала ТУ.

В блоке ЦС установлены: транзисторТ1, усиливающий тактовые импульсы и управляющий работой транзисторов Т2 и Т5; транзистор Т2, передающий тактовые импульсы в схему формирования управляющих сигналов; транзистор Т5, управляющий работой делителя 1:28; транзисторы Т3 и Т4, регулирующие очередность передачи управляющих сигналов цикловой синхронизации: делитель 1:28, состоящий из триггеров 1Тг-5Тг и осуществляющий деление частоты; транзистор Т16, сокращающий цикл работы делителя с 32 до 28 тактов, и транзисторы Т17 и Т18, фиксирующие состояние триггера 5Тг.

Импульсы от делителя 1:32 блока ЛГ с интервалом 8мс поступают через вывод 8 блока ЦС и конденсатор С8 на базу транзистора Т1, который в свою очередь воздействует на транзисторы Т2 и Т5. Транзистор Т2 обеспечивает передачу тактовых импульсов в схему формирования управляющих сигналов. Транзистор Т5, открываясь, каждый раз выдает положительный импульс на общий вход триггера 1Тг делителя 1:28.

При всех позициях ГР, кроме последней, на входы 1-4 блока ЦС подается высокий потенциал. Из-за высокого потенциала на шинах 20 и 21 блока ЦС транзистора Т3 и Т4 этого блока закрыты.

При последней позиции ГР на входах 1-4 блока ЦС понижается потенциал, а когда делитель перейдет в 21-ю позицию (триггеры 4Тг – 5Тг находятся в переключенном состоянии, транзистор Т17 закрыт), понизится потенциал на шине 21 выхода 15 и резисторе R9 этого блока. Через вывод 15 блока ЦС низкий потенциал поступает на базу модуляторного транзистора Т1 в блоке ЦШР. Т1 открывается и в линейную цепь посылается синхронизирующий сигнал частотой f.

При понижении потенциала на резисторе R9 в блоке ЦС открывается Т3 и блокируется Т2, далее становится невозможной передача управляющих сигналов ТУ. Такое состояние устройств блока ЦС сохраняется в течение 8 тактов работы делителя, т.е. в течение 64 мс. Все это время в линейную цепь посылается сигнал ЦС.

На 28-м такте работы делителя распределителя ОГР переключается в новую позицию Потенциал на резисторе R9 повышается, Т1 в блоке ЦШР закрывается, посылка сигнала ЦС прекращается, в линию посылается f. В блоке ЦС закрывается Т3 и открывается Т2 – становится возможной посылка сигнала ТУ. В этот момент также повышается потенциал на R59 и через конденсатор С22 на вывод 22 блока ЦС поступает импульс, возвращающий распределитель ОГР и связанные с ним канальные распределители ГР в исходное состояние.

[Переборов А.С. «ДЦ», стр. 195, рис. 6.6.]

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]