Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
20
Добавлен:
12.02.2015
Размер:
136.19 Кб
Скачать

Содержание отчета

Отчет к лабораторной работе должен содержать:

  1. Задание на разработку цифровой системы контроля четности и равнозначности кодов

  2. Структурную схему VHDLмодели цифровой системы

  3. Программную модель цифровой системы

  4. Временной анализ верификации VHDLмодели в средеMAXPLUS.

  5. Принципиальную электрическую схему валидации VHDLмодели на макетеFLEX8000.

  6. Временной анализ валидации VHDLмодели цифровой системы.

  7. Оценку коэффициентов управляемости и коэффициентов наблюдаемости схемы

  8. Рекомендации по совершенствованию системы тестирования

  9. Выводы по лабораторной работе.

Контрольные вопросы

  1. Приведите определение функции четности.

  2. Приведите функциональную схему реализации контроля четности для нечетного числа разрядов контролируемого числа.

  3. Приведите функциональную схему реализации контроля четности для четного числа разрядов контролируемого числа.

  4. Приведите функциональную схему реализации операции «больше» для нечетного числа разрядов сравниваемых чисел

  5. Приведите функциональную схему реализации операции «больше» для четного числа разрядов сравниваемых чисел

  6. Приведите функциональную схему реализации операции «меньше или равно» для нечетного числа разрядов контролируемого числа

  7. Приведите функциональную схему реализации операции «меньше или равно» для четного числа разрядов контролируемого числа

  8. Приведите функциональную схему реализации контроля состояния памяти для бита 1.

  9. Приведите функциональную схему реализации контроля состояния памяти для бита 2.

  10. Приведите функциональную схему реализации контроля состояния памяти для бита 4.

  11. Приведите функциональную схему реализации контроля состояния памяти для бита 8.

  12. Приведите функциональную схему реализации контроля состояния памяти для бита 16.

Список литературы

1. Пухальский Г.И., Новосельцева Т.Я. Проектирование дискретных устройств на интегральных микросхемах: Справочник.-М.: Радио и связь, 1990.- 340 с.

2. Архитектура компьютера. 4-е изд./ Э. Таненбаум.- СПб.: Питер, 2003.- 704 с.

Содержание

Наименование работы 1

Цель работы 1

Задание к лабораторной работе 1

Перечень используемого оборудования и ПО 3

Краткие теоретические сведения 3

Математические модели схем контроля четности, равнозначности кодов и сравнения двоичных чисел 3

Схемы контроля четности 3

3

Схемы равнозначности кодов 3

Схемы сравнения двоичных чисел 5

Применение схем контроля четности и схем равнозначности кодов 6

Порядок проведения работы 6

Содержание отчета 7

Контрольные вопросы 7

Список литературы 8

Соседние файлы в папке лабораторные