- •1. 5 Поколений схемотехники эвм и их влияние на параметры эвм.
- •2. Классификация интегральных микросхем
- •3. Параметры и характеристики им
- •13. Триггер Шмидта. Методика синтеза. Комбинационные схемы
- •4. Классификация триггерных устройств
- •12. Динамические триггеры.
- •14. Назначение, классификация, функции и операции выполняемые регистрами.
- •15. Регистры приема и выдачи кода. Парафазная передача кода.
- •16. Регистры, выполняющие логические операции «и» и «или».
- •17. Регистр, выполняющий логическую операцию по модулю 2.
- •18. Регистры сдвига. Методика синтеза синхронных регистров сдвига.
- •19. Преобразование кодов с помощью rg.
- •20. Демультиплексоры
- •21. Мультиплексоры
- •22. Классификация, основные параметры дешифраторов. Линейные дешифратор.
- •23. Пирамидальный дешифратор. Шифраторы.
- •24. Многоступенчатый дешифратор. На примере 2-х ступенчатого.
- •25. Назначение и классификация счетчиков. Основные параметры счетчиков. Уго.
- •26. Асинхронные суммирующие счетчики.
- •27. Асинхронные вычитающие счетчики.
- •28. Счетчики с произвольным коэффициентом пересчета. Методы обнуления и дешифрации.
- •29. Счетчики с произвольным коэффициентом пересчета. Метод ос.
- •30. Синхронные счетчики. Счетчики с цепью группового переноса.
- •31. Схемотехника счетчиков с цепями переноса.
- •32 Ттл с нагрузочным транзистором
- •33 Ттл с нагрузочным резистором
- •34. Ттлш (транзистор Шоттки)
- •35. Эмиттерно-связная логика (эсл)
- •36. Интегрально-инжекционная логика.
- •37. Моп логика.
- •38. Кмоп логика.
- •39. Монтажная логика.
- •47. Зу с последовательной выборкой. Стек.
- •40. Тристабильный элемент.
- •41. Зу, иерархия, основные параметры
- •42. Классификация зу.
- •54. Перепрограммируемое пзу.
- •55. Ассоциативное Запоминающее устройство.
- •56. Программируемая логическая матрица.
- •57. Специализированные большие интегральные схемы (классификация методов проектирования сбис).
- •58. Особенности конструкций бмк.
- •59. Основные параметры и характеристики бмк. Основные направления бмк. Развитие бмк.
20. Демультиплексоры
Демультиплексор – устр-во в котором сигналы с одного информационного входа распределяются в желаемой последовательности по нескольким выходам. Выбор нужной выходной шины обеспечивается кодом на адресных входах. Примеры ниже.
Демультиплексоры в виде самостоятельных ИС не изготавливаются, т.к. их функции могут выполняться дешифратором, имеющим хотя бы один вход разрешения, который используется как информационный вход.
Если информационные входы и выходы обоих коммутаторов представляют линии, то такие коммутаторы называют линейными. Если же входы и выходы – шины, то получим шинные мультиплексоры и демультиплексоры.
21. Мультиплексоры
Мультиплексор – Уст-во комумтирующее в желаемом порядке информацию, поступающую с нескольких входных шин на одну выходную. Мультиплексоры обладают двумя группами входов и одним реже двумя – взаимодополняющими выходами.
Одни входы информационные, другие управляющие. К ним относятся адресные и разрешающие входы. На первом рисунке простейший мультиплексор управляемый сигналом. Для переключения входных цепей используется один внешний сигнал. Когда A=1, F=X1; При А=0 F=X2
Эти же принципы используются в основе построения более сложных схем мультиплексоров. На втором рисунке мультиплексор 4:1(четыре линии к одной) ? На третьем рисунке мультиплескор на основе дешифратора.
У мультиплексоров, выпускаемых в виде самостоятельных изделий, число информационных входов не превышает 16. Большее число входов обеспечивается путем наращивания. Два сопособа наращивания: объединение нескольких мультиплексоров в пирамидальную систему, либо последовательным соединением разрешающих входов и внешних логических элементов. Пирамидальный характер состоит в том, что каждая ступень, начиная с первой, имеет больше входов, чем последующая. Младшие разряды кода адреса подаются на адресные входы первой ступени, а ступеням более высокого ранга соответствуют старшие разряды адресного кода. Недостатки: Много микросхем, невысокое быстродействие.
22. Классификация, основные параметры дешифраторов. Линейные дешифратор.
Дешифратор – Узел ЭВМ осуществляющий микроперацию преобразования входного n-разрядного числа в выходной сигнал на одной из m выходных линий, где m=2^n Деш-р. – узел комбинационного типа. Если Деш-р все комбинации полностью, то он называется полным.
Три вида дешифраторов:
- Линейные.
- Пирамидальные.
- Многоступенчатые.
Параметры дешифраторов:
- Время дешифрации
- Кол-во используемых логич. элм-ов
tдеш = t&(n вх)
V = 2^n - для n-входовых эл-ов
V*= 2^n (n-1) – для 2-х входовых эл-ов
Схема линейного дешифратора.
23. Пирамидальный дешифратор. Шифраторы.
tдеш = t&(n-1)
V* = 2(2n-2)
Удобно строится на 2-х входовых элементах.
Основные достоинства: использование только двухвходных элементов.
Недостаток: низкое быстродействие.
Шифратор выполняет функцию, обратную дешифратору. Классический шифратор имеет m входов и n выходов, и при подаче сигнала на один из входов (обязательно на один, и не более) на выходе появляется двоичный код номера возбужденного входа. Число входов и выходов такого шифратора связано соотношением m=2n. Шифратор можно использовать, например, для отображения в виде двоичного кода номера нажатой кнопки или положения многозначного переключателя.
