- •1. 5 Поколений схемотехники эвм и их влияние на параметры эвм.
- •2. Классификация интегральных микросхем
- •3. Параметры и характеристики им
- •13. Триггер Шмидта. Методика синтеза. Комбинационные схемы
- •4. Классификация триггерных устройств
- •12. Динамические триггеры.
- •14. Назначение, классификация, функции и операции выполняемые регистрами.
- •15. Регистры приема и выдачи кода. Парафазная передача кода.
- •16. Регистры, выполняющие логические операции «и» и «или».
- •17. Регистр, выполняющий логическую операцию по модулю 2.
- •18. Регистры сдвига. Методика синтеза синхронных регистров сдвига.
- •19. Преобразование кодов с помощью rg.
- •20. Демультиплексоры
- •21. Мультиплексоры
- •22. Классификация, основные параметры дешифраторов. Линейные дешифратор.
- •23. Пирамидальный дешифратор. Шифраторы.
- •24. Многоступенчатый дешифратор. На примере 2-х ступенчатого.
- •25. Назначение и классификация счетчиков. Основные параметры счетчиков. Уго.
- •26. Асинхронные суммирующие счетчики.
- •27. Асинхронные вычитающие счетчики.
- •28. Счетчики с произвольным коэффициентом пересчета. Методы обнуления и дешифрации.
- •29. Счетчики с произвольным коэффициентом пересчета. Метод ос.
- •30. Синхронные счетчики. Счетчики с цепью группового переноса.
- •31. Схемотехника счетчиков с цепями переноса.
- •32 Ттл с нагрузочным транзистором
- •33 Ттл с нагрузочным резистором
- •34. Ттлш (транзистор Шоттки)
- •35. Эмиттерно-связная логика (эсл)
- •36. Интегрально-инжекционная логика.
- •37. Моп логика.
- •38. Кмоп логика.
- •39. Монтажная логика.
- •47. Зу с последовательной выборкой. Стек.
- •40. Тристабильный элемент.
- •41. Зу, иерархия, основные параметры
- •42. Классификация зу.
- •54. Перепрограммируемое пзу.
- •55. Ассоциативное Запоминающее устройство.
- •56. Программируемая логическая матрица.
- •57. Специализированные большие интегральные схемы (классификация методов проектирования сбис).
- •58. Особенности конструкций бмк.
- •59. Основные параметры и характеристики бмк. Основные направления бмк. Развитие бмк.
16. Регистры, выполняющие логические операции «и» и «или».
Регистры,
выполняющие логические операции “И”
и “ИЛИ” это регистры выполняющие
операции вида
и
На рисунках триггеры из регистров,
которые делают только одну микрооперацию
“И” и “ИЛИ” соответственно.
17. Регистр, выполняющий логическую операцию по модулю 2.
Регистры,
выполняющие логические операции
неравнозначности это регистры выполняющие
операции вида
На рисунках триггер из регистра, который
делает только одну микрооперацию
неравнозначности.
18. Регистры сдвига. Методика синтеза синхронных регистров сдвига.
Регистры, на которых выполняются микрооперации сдвига, называются сдвиговыми. Сдвиг слова может быть осуществлен влево (в сторону старших разрядов) или вправо (в сторону младших разрядов) на i разрядов одновременно, где i=1,…,n-1. Регистры, имеющие цепи как левого, так и правого сдвига, называются реверсивными. Сдвиг слова влево и вправо, например, на один разряд можно описать соответственно как и .
Разряд синхронного регистра (без учета цепей выдачи информации) может быть построен как на синхронном (рис. 3, а), так и на асинхронном триггере (рис. 3, б). Аргументами функций возбуждения f являются разряды Si кода микрооперации и множество сигналов X, содержащее значения Di, Qi, Qj (j!=i) и т.д., что определяется системой микроопераций. Если используется асинхронный триггер, то тактирующий сигнал Т подается на вход КС.
Синтез функции возбуждения триггеров выполняют в следующей последовательности:
1.
составляют таблицу переходов i-го разряда
регистра, в которой отображают состояние
триггера
и значения сигналов из множества
в момент времени S, а для момента времени
(S + 1) -новое состояние триггера
;
2. В соответствии с системой подграфов
переходов используемого триггера для
каждой строки полученной таблицы (для
каждого перехода
)
записывают требуемые значения функций
возбуждения триггера; 3. выполняют синтез
КС в заданном элементном базисе. Если
аргументами функций возбуждения
триггеров являются значения Qj,
то триггеры должны обладать внутренней
задержкой.
19. Преобразование кодов с помощью rg.
Регистры, на которых выполняются микрооперации сдвига, называются сдвиговыми. Сдвиг слова может быть осуществлен влево (в сторону старших разрядов) или вправо (в сторону младших разрядов) на i разрядов одновременно, где i=1,…,n-1. Регистры, имеющие цепи как левого, так и правого сдвига, называются реверсивными. Сдвиг слова влево и вправо, например, на один разряд можно описать соответственно как и .
Разряд синхронного регистра (без учета цепей выдачи информации) может быть построен как на синхронном (рис. 3, а), так и на асинхронном триггере (рис. 3, б). Аргументами функций возбуждения f являются разряды Si кода микрооперации и множество сигналов X, содержащее значения Di, Qi, Qj (j!=i) и т.д., что определяется системой микроопераций. Если используется асинхронный триггер, то тактирующий сигнал Т подается на вход КС.
Синтез функции возбуждения триггеров выполняют в следующей последовательности:
составляют таблицу переходов i-го разряда регистра, в которой отображают состояние триггера и значения сигналов из множества в момент времени S, а для момента времени (S + 1) -новое состояние триггера ; 2. В соответствии с системой подграфов переходов используемого триггера для каждой строки полученной таблицы (для каждого перехода ) записывают требуемые значения функций возбуждения триггера; 3. выполняют синтез КС в заданном элементном базисе. Если аргументами функций возбуждения триггеров являются значения Qj, то триггеры должны обладать внутренней задержкой.
