- •1. 5 Поколений схемотехники эвм и их влияние на параметры эвм.
- •2. Классификация интегральных микросхем
- •3. Параметры и характеристики им
- •13. Триггер Шмидта. Методика синтеза. Комбинационные схемы
- •4. Классификация триггерных устройств
- •12. Динамические триггеры.
- •14. Назначение, классификация, функции и операции выполняемые регистрами.
- •15. Регистры приема и выдачи кода. Парафазная передача кода.
- •16. Регистры, выполняющие логические операции «и» и «или».
- •17. Регистр, выполняющий логическую операцию по модулю 2.
- •18. Регистры сдвига. Методика синтеза синхронных регистров сдвига.
- •19. Преобразование кодов с помощью rg.
- •20. Демультиплексоры
- •21. Мультиплексоры
- •22. Классификация, основные параметры дешифраторов. Линейные дешифратор.
- •23. Пирамидальный дешифратор. Шифраторы.
- •24. Многоступенчатый дешифратор. На примере 2-х ступенчатого.
- •25. Назначение и классификация счетчиков. Основные параметры счетчиков. Уго.
- •26. Асинхронные суммирующие счетчики.
- •27. Асинхронные вычитающие счетчики.
- •28. Счетчики с произвольным коэффициентом пересчета. Методы обнуления и дешифрации.
- •29. Счетчики с произвольным коэффициентом пересчета. Метод ос.
- •30. Синхронные счетчики. Счетчики с цепью группового переноса.
- •31. Схемотехника счетчиков с цепями переноса.
- •32 Ттл с нагрузочным транзистором
- •33 Ттл с нагрузочным резистором
- •34. Ттлш (транзистор Шоттки)
- •35. Эмиттерно-связная логика (эсл)
- •36. Интегрально-инжекционная логика.
- •37. Моп логика.
- •38. Кмоп логика.
- •39. Монтажная логика.
- •47. Зу с последовательной выборкой. Стек.
- •40. Тристабильный элемент.
- •41. Зу, иерархия, основные параметры
- •42. Классификация зу.
- •54. Перепрограммируемое пзу.
- •55. Ассоциативное Запоминающее устройство.
- •56. Программируемая логическая матрица.
- •57. Специализированные большие интегральные схемы (классификация методов проектирования сбис).
- •58. Особенности конструкций бмк.
- •59. Основные параметры и характеристики бмк. Основные направления бмк. Развитие бмк.
41. Зу, иерархия, основные параметры
ЗУ- узел ЭВМ для записи, хранения и выдачи информации, представляемой в виде цифровых сигналов. Основной параметр ЗУ-объем хранимой информации.
СОЗУ – быстродействие соизмеримо с быстродействием МП.
Объем – необходимый для выполнения некот. Текущей последовательности команд программы.
ОЗУ –Быстродействие на порядок хуже чем у СОЗУ
ВЗУ – для хранения информации, быстродействие еще ниже.
БЗУ – для промежуточн хранения информации между устройствами памяти с разными скоросятями.
ПЗУ- для постоянного хранения информации
42. Классификация зу.
1.По назначению
СОЗУ, ОЗУ, ВЗУ, БЗУ, УО, ПЗУ
2.По адресации
1)ЗУ с произвольным доступом (выборкой), время обращения постоянное, не зависит от адреса.
2)ЗУ с последовательной выборкой, время обращения зависит от номера адреса.
3)ЗУ с циклической выборкой, обращение возможно при определенных условиях.
4)ассоциативное ЗУ (АЗУ), инф-ю ищут по части инф-ии
3.По характеру хранения
1)Статические, сколь угодно долго хранят инф-ю пока есть питание.
2)Динамические, хранят инф-ю определенный интервал времени.
3)ПЗУ, хранят инф-ю и при откл. питании.
4.По кратности считывания
1)ЗУ со считыванием инф-ии без разрушения
2)с разрушением
5.По физ-хим принципу работы
1)магнитные
2)п/п
3)оптические и т.д.
6.По технологии изготовления
1)Дискретные элементы
2)Интегральные микросхемы
43. Схемотехника ЗУ с произвольной выборкой (доступом). Двумерная адресация ЗУ.
1) С одномерной адресацией. ЛВС – лин. выборки слова.
|
|
2) С двумерной адресацией, цель: сократить длину проводов, увеличить емкость.
44. ЗУ с двунаправленной шиной данных.
45 Двумерная адресация в ЗУ с произвольной выборкой
Цель двумерной адресации- сократить линии выборки и доступа к ЗЭ
46. ЗУ с последовательной выборкой (доступом)
2-х типов: 1) FIFO(первым вошел – первым вышел), т.е. считывается в порядке записи
|
|
2 ) LIFO(первым зашел – последним вышел), т.е. считывание в порядке обратном записи.
47. Моделируемый стек
Стеком называется запоминающее устройство с последовательным доступом, в котором слова считываются в порядке, обратном записи, т. е. по правилу "последним вошел - первым вышел". Обычно стек выполняется на реверсивных регистрах сдвига. Во многих микропроцессорных устройствах память со стековой организацией реализуется не с помощью сдвиговых регистров, а моделируется на памяти с произвольным доступом. При этом в качестве стека обычно используется просто часть оперативного запоминающего устройства. Это дает дополнительную гибкость, т. к. емкость стека может при необходимости меняться, достигая размеров оперативной памяти. Кроме того, моделируемый стек дает экономию аппаратуры. Для моделирования стека в ОЗУ с произвольным доступом используется реверсивный счетчик, который называется указателем стека. Сначала в указатель стека (счетчик) заносится некоторый начальный адрес ячейки памяти, которая соответствует вершине стека. Когда слово заносят в стек оно записывается по адресу, записанному в указателе стека, и указатель уменьшается на единицу. Когда слово берут из стека указатель увеличивается на единицу. Таким образом, стек расширяется при заполнении и сжимается при считывании. Указатель стека содержит адрес следующей доступной для записи ячейки.
При работе с моделируемым стеком указатель стека входит в состав микропроцессора. Его содержимое автоматически увеличивается или уменьшается всякий раз, когда при выполнении программы встречается операция со стеком.
48. Буферное ЗУ.
ЗУ с последовательной выборкой типа FIFO – считывается в порядке записи, но запись и чтение происходят с различными скоростями.
СУ – схема управления.
49. Статическое ОЗУ на ТТЛ структурах.
С одномерной адресацией с произвольной выборкой
ЛВС – лин. выборки слова.
|
|
УС – усилитель считывания, поддерж. на вход. лин. =1,5В и реагирует на величину тока
есть ток – 1, нет тока – 0.
С двумерной адресацией.
Многоэмиттерный тр-р.
Достоинство – быстродействие.
50. Статическое ОЗУ на МОП структурах
|
Достоинства: малая мощность потребления, выс. помехоустойчивость, выс. степень интеграции.
|
51. Динамические ОЗУ на МОП структурах.
Достоинства: выс. плотность упаковки, малая мощность потребления.
Uип создает потенциал высокого уровня. Закрытое состояние на выходе превратить в нужный потенциал. Не поддерживает уровень лог. нуля.
53. ПЗУ однократного программирования.
Нельзя изменить инф-цию.
В отличии от статики ПЗУ хранит ин-цию и после выкл-я питания.
Сама машина изменить инф-цию не может. Процесс заполнения называется программир.
По способу программирования ПЗУ:
1) програм-ые в процессе изготовления
2) ПЗУ однократно прогр-ые у пользователя
3) многократно прог-ые у пользователя.
Схемотехника ЗУ програм-го у изготовителя
|
|
нет перем. – лог. 1
есть перем. – прог-ие лог 0.
прогр-ие при 10В
режим записи 5В
1)В режиме прогр-я ключ закрыт ПВ=0 Uип=10 – прогр-ие
ЛВСтроки=0 только при Вм=1. Вых. данные не передаются, то закрыт невыбр. строк 10В. От ист-ка пит. под-ся ток от линии вых. данных.
(записыв. пережигая перемычку)
2)ключ открыт
режим чтения
|
|
