
- •Содержание
- •Введение
- •1.Описание применяемых элементов
- •1.1 Микропроцессор
- •1.2 Генератор тактовых импульсов (гти)
- •1.3 Системный контроллер кр580вк28(38)
- •1.4 Контроллер прерываний кр580вн59
- •1.5 Программируемый параллельный интерфейс кр580вв55
- •1.6 Программируемый последовательный интерфейс
- •1.7 Программируемый контроллер клавиатуры и дисплея кр580вв79
- •1.8 Программируемый интервальный таймер
- •1.11 Семисегментный индикатор
- •1.13 Дешифратор двоично – десятичного кода в семисегментный
- •2.1 Расчет архитектуры памяти. Расчет пзу и озу
- •2.2 Построение схем дешифрации адресов памяти
- •2.3 Построение схем дешифрации адресов устройств ввода-вывода
- •3. Структурная схема
- •3.1. Описание структурной схемы
- •4.Принципиальная схема.
- •4.1. Описание принципиальной схемы
- •Заключение
- •Список литературы
1.6 Программируемый последовательный интерфейс
Контроллер последовательного интерфейса КР580ВВ51 предназначен для приёма и передачи данных из внешнего устройства в последовательном формате, побитно. Назначение выводов микросхемы контроллера приводится в таблице. В данном кп по заданию необходимо применить 2 ППИ.
Рисунок 6.Условное графическое обозначение КР580ВВ51
с нумерацией выводов.
Таблица 7- Назначение выводов КР580ВВ51.
Назначение |
Обозначение выводов |
1 |
2 |
Системная шина данных |
D0, D1, D2, D3, D4, D5, D6, D7 |
Готовность приемника |
RxRDY |
Готовность передатчика |
TxRDY |
Опустошение буфера передатчика |
TxE |
Выход передатчика |
TxD |
Выходной сигнал запроса модема передать данные в контроллер |
DTR |
Выходной сигнал запроса модема о готовности принять данные из контроллера |
RTS |
Сброс в начальное состояние |
RST |
Системный синхросигнал |
CLK |
Сигнал записи |
WR |
Продолжение таблицы 7 |
|
1 |
2 |
Сигнал чтения |
RD |
Адресный вход для обращения к регистру управления или буферам данных |
C/D |
Сигнал выбора микросхемы |
CS |
Вход приемника |
RxD |
Готовность приемника |
RxC |
Обнаружение синхронизации |
SYNDET |
Вход синхронизации передатчика |
TxC |
Входной сигнал подтверждения приёма данных |
CTS |
Выходной сигнал от модема означающий готовность передачи данных |
DSR |
Таблица 8- Таблица истинности микросхемы КР580ВВ51.
CS |
A0 |
RD |
WR |
Операция |
Примечание |
1 |
2 |
3 |
4 |
5 |
6 |
0 |
0 |
0 |
1 |
D0-D7 PCI Data |
Ввод в МП данных из буфера приёмника |
0 |
0 |
1 |
0 |
D0-D7 PCI Data |
Вывод из МП данных в буфер передатчика |
0 |
1 |
0 |
1 |
D0-D7 SW |
Чтение слова состояния SW |
0 |
1 |
1 |
0 |
D0-D7 g MI , CI |
Запись слов управления MI и CI |
1 |
2 |
3 |
4 |
5 |
6 |
0 |
Х |
1 |
1 |
Нет операции |
Z – состояние D0-D7 |
1 |
Х |
Х |
Х |
Нет операции |
Z – состояние D0-D7 |