- •Московский Государственный Университет Путей Сообщения (миит)
- •Курсовой проект
- •«Разработка эквалайзера»
- •Содержание
- •Введение
- •1. Цифровые сигнальные процессоры.
- •2. Общие сведения о продукции фирмы analog devices
- •2.1. Продукция компании
- •Архитектура процессора adsp-21xx
- •3.1 Интерфейс памяти и процессора
- •3.2 Набор инструкций
- •3.3 Производительность для задач dsp
- •3.4 Вычислительные устройства
- •3.5 Генераторы адресов данных и счетчик команд
- •3.6 Шины
- •Последовательные порты (sporTs)
- •3.8 Таймер
- •3.9 Порт интерфейса с хост-процессором (hip)
- •Задание
- •4. Разработка алгоритма цифровой обработки сигнала
- •5. Определение порядка и синтез коэффициентов цифровых фильтров (firf), входящих в состав эквалайзера
- •5.1. Фильтр нижних частот (фнч).
- •5.2. Полосовой фильтр №1 (пф1)
- •5.3. Полосовой фильтр №2 (пф2)
- •5.4. Полосовой фильтр №3 (пф3)
- •5.5. Полосовой фильтр №4 (пф4)
- •6. Построение ачх цифровых фильтров (firf), входящих в состав эквалайзера
- •7. Описание схемы эквалайзера
- •7.1 Системный интерфейс dsp
- •7.2. Описание ацп
- •Организация параллельного интерфейса с dsp-процессорами: чтение данных из ацп, подключенного с отображением в адресное пространство памяти
- •7.3. Описание цап организация параллельного интерфейса с dsp-процессорами: запись данных в цап, подключенный с отображением в адресное пространство памяти
- •8. Алгоритма работы устройства adsp-21xx
- •Список использованной литературы
Московский Государственный Университет Путей Сообщения (миит)
кафедра «Радиотехника и электросвязь»
Курсовой проект
по дисциплине:
«Микропроцессорные информационно-управляющие системы связи»
на тему:
«Разработка эквалайзера»
Выполнил: студент гр. АТС-531
Мартынов В. В.
Проверил: профессор
Ромашкова О. Н.
Москва
2004
Содержание
Введение………………………………………………………………….…………….. |
3 |
||
1. |
Цифровые сигнальные процессоры…………………………………………….. |
4 |
|
2. |
Общие сведения о фирме Analog Devices……………………………………… |
5 |
|
|
2.1. |
Продукция компании………………………………………………………. |
5 |
3. |
Архитектура процессора ADSP-21xx…………………………………………… |
5 |
|
|
3.1. |
Интерфейс памяти и процессора………………………………………….. |
6 |
|
3.2. |
Набор инструкций………………………………………………………….. |
7 |
|
3.3. |
Производительность для задач DSP………………………………………. |
7 |
|
3.4. |
Вычислительные устройства……………………………………………… |
8 |
|
3.5. |
Генераторы адресов данных и счетчик команд………………………….. |
8 |
|
3.6. |
Шины……………………………………………………………………….. |
9 |
|
3.7. |
Последовательные порты (SPORTs)……………………………………… |
9 |
|
3.8. |
Таймер………………………………………………………………………. |
9 |
|
3.9. |
Порт интерфейса с хост-процессором (HIP)…………………………….. |
10 |
4. |
Разработка алгоритма цифровой обработки сигнала…………………………... |
11 |
|
5. |
Определение порядка и синтез коэффициентов цифровых фильтров (FIRF) входящих в состав эквалайзера………………………………………………….. |
14 |
|
|
5.1. |
Фильтр нижних частот ФНЧ………………………………………………. |
14 |
|
5.2. |
Полосовой фильтр №1 (ПФ1)…………………………………………….. |
16 |
|
5.3. |
Полосовой фильтр №2 (ПФ2)…………………………………………….. |
18 |
|
5.4. |
Полосовой фильтр №3 (ПФ3)…………………………………………….. |
19 |
|
5.5. |
Полосовой фильтр №4 (ПФ4)…………………………………………….. |
20 |
6. |
Построение АЧХ цифровых фильтров (FIRF) входящих в состав эквалайзера……………………………………………………………………….. |
22 |
|
7. |
Описание схемы эквалайзера…………………………………………………… |
25 |
|
|
7.1. |
Системный интерфейс DSP……………………………………………….. |
26 |
|
7.2. |
Описание АЦП…………………………………………………………….. |
28 |
|
7.3. |
Описание ЦАП…………………………………………………………….. |
34 |
8. |
Алгоритм работы устройства ADSP-21xx……………………………………… |
41 |
|
Список использованной литературы………………………………………………….. |
42 |