Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лекции по электронике (релиз от 21 июня 2003).doc
Скачиваний:
33
Добавлен:
23.09.2019
Размер:
9.92 Mб
Скачать

11.2. Дешифраторы. –ид

Э то функциональный узел, который предназначен для преобразования двоичного кода в другой, например в десятичный.

Рис. 11.5. Схематическое обозначение дешифратора

11.2.1. Принцип действия

Логическая единица появляется на том входе дешифратора, двоичный код которого набран, на всех остальных выходах поддерживается состояние логического нуля. В реальных схемах наоборот, т.е. на выходе инверсный сигнал.

Рис. 11.6. Схема реализации К155НД3

1 1.3. Шифраторы

Рис. 11.7. Схематическое обозначение шифратора

Таблица 11.2 Числа в двоичной и десятеричной системах

a3

a3

a1

a0

Z10

0

0

0

0

0

0

0

0

1

1

0

0

1

0

2

0

0

1

1

3

0

1

0

0

4

0

1

0

1

5

0

1

1

0

6

0

1

1

1

7

1

0

0

0

8

1

0

0

1

9

Т акой шифратор может быть построен при одном условии: если логическая единица появляется на одном из входов при нулевом состоянии других входов. Поэтому в практических схемах реализуются шифраторы приоритета.

Рис. 11.8. Логическая структура шифратора

Шифраторы приоритета работают следующим образом: если единица появляется не на одном, а на нескольких входах, то на выходе появляется код старшего числа.

В комбинационных схемах напряжение на выходах полностью определяется состоянием на входах. В последовательных схемах состояние на выходах зависит не только от наибольшего состояния на входах, но и от предыдущего состояния схемы, т.е. последовательная схема в отличии от комбинационной обладает памятью.

11.4. Триггеры

11.4.1. Асинхронный rs триггер

Триггер – это схема, имеющая два устойчивых состояния, в которых она

может находиться сколь угодно долго до прихода управляющего воздействия,

т.е. триггер можно использовать как элементарную ячейку памяти.

Set –Устанавл. Reset- сброс

Рис. 11.9. Схематическое обозначение RS-триггера

а)И-НЕ б)ИЛИ-НЕ

Рис. 11.10. Логическая структура на элементах:

R и S – без инверсии

  1. Единичный импульс на выходе S при нулевом состоянии R устанавливается или подтверждает 1 на выходе Q.

  2. Единичный импульс R при нулевом состоянии входа S устанавливает или подтверждает на выходе Q ноль.

  3. Нулевое состояние на обоих входах не изменяет состояние триггера (режим хранения информации)

  4. Единичное состояние обоих входов в RS-триггере запрещено

Таблица 11.3. Таблица истинности RS-триггера

S

R

Q

0

0

Q

Хранение

0

1

0

1

1

0

1

0

1

1

-

-

запрещено

Рис. 11.11. Временные диаграммы работы RS-триггера

Асинхронным такой триггер называется потому, что состояние триггера изменяется непосредственно при появлении соответствующего сигнала на информационных входах.