Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
МК 2 ответы.docx
Скачиваний:
7
Добавлен:
08.09.2019
Размер:
1.38 Mб
Скачать

2. Методы линейного кодирования в цсп без преобразования тактовой частоты дс. Приведите примеры таких кодеков.

Возможны следующие способы преобразования ДС в ЛС без преобразования тактовой частоты.

1. Первый способ – с активной паузой, при кот. передача нулей в исходном сигнале заменяется на передачу посылок отрицательной полярности. Такой ЛС называется двоично-симметричным (ДСС). В среднем число нулей и единиц в исходном сигнале одинаково, поэтому постоянная составляющая преобразованного сигнала равна нулю, но из-за возм-ти «скопления» нулей (или единиц) постоянная составляющая начинает изм-ся во времени и межсимвольные искажения второго рода не устраняются.

2. Часто применяют второй способ преобр-ия ДС, когда униполярный сигнал в коде RZ или NRZ преобразуется в квазитроичный код, или код ЧПИ (сигнал с чередованием полярности импульсов). При таком преобразовании «0» передаётся без изменения, а «1» передаётся так, что каждая следующая единица меняет свой знак на противоположный. Этот способ легко реализуем на практике и устраняет межсимвольные искажения второго рода, не требуя расширения полосы пропускания в области верхних частот.

О дна из возможных структурных схем преобразования двоичного сигнала в квазитроичный приведена на рис.1. Цифровой сигнал в двоичной форме поступает на сумматор по модулю 2. На другой вход сумматора поступает сигнал, прошедший через линию задержки 1 и задержанный на один интервал. Выходной сигнал сумматора поступает на вычитающее устройство 4. Этот же сигнал, задержанный на тактовый интервал, поступает на другой вход блока 4. На выходе вычитающего устройства получаем сигнал в квазитроичном коде.

С хема преобразователя квазитроичного кода, изобр-го на рис.1, очень сложная. На практике исп-ся более простые схемы, одна из кот. приведена на рис.2. На входы логич. ячейки И1 поступают входной цифровой сигнал и стробирующие импульсы. Далее сигнал поступает на вход триггера. С прямого и инверсного выходов триггера сигналы поступают на входы логических ячеек И3, И4, куда поступает также сигнал с выхода схемы совпадения И1. Формирователи импульсов 5, 6 укорачивают импульсы по длительности и подают их на вычитающее устр-во 7 (ВУ), на выходе кот. формир-ся полный квазитроичный сигнал.

3. Третий способ преобр-ия ДС в ЛС с сохранением тактовой частоты и числа разрешённых уровней - скремблирование. При этом ДС подвергается операции перемножения с некоторой, известной заранее псевдослуч. двоичной последов. (ПСП): ЛС=ДС⊕ПСП. На приёмной стороне выполняется обратная операция: ДС=ЛС⊕ПСП. Для правильного восстановления исходного сигнала ПСП, вырабатываемые на приёмной и передающей сторонах должны быть засинхронизированы. Чтобы сделать операцию дескремблирования самосинхронизирующейся, т.е. не требующей формир-ия спец. сигнала синхр-ии на передающей стороне и его поиска на приёмной стороне, применяют решение, приведенное на рис.3.

Ф ПСП – формир-ль ПСП;

1 – скремблер;

4 – дескремблер;

Эл-т Сj отражает наличие (=1) или отсутствие (=0) связи триггера Тj со схемой сложения.

D – входной двоичный сигнал;

R – псевдослуч. сигнал;

S – скремблиров. сигнал.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]