- •Работы лабораторные по дисциплине вычислительная техника
- •1 Лабораторная работа
- •1.1 Тема: Изучение интерфейса Electronics Workbench
- •2 Лабораторная работа
- •2.1 Тема: Измерение и анализ основных параметров и характеристики цифровых ис
- •1.6 Контрольные вопросы
- •3 Лабораторная работа
- •3.1 Тема: Работа с rs-триггером
- •3.5 Выполнение лабораторной работы
- •4 Лабораторная работа
- •4.1 Тема работы: Работа с d-триггером. Деление частоты тактовых импульсов на 2
- •4.5 Выполнение лабораторной работы
- •5 Лабораторная работа
- •5.1 Тема: Составление схемы деления тактовых импульсов на 3, 8, 12 и т.Д
- •5.5 Выполнение лабораторной работы
- •6 Лабораторная работа
- •6.1 Тема работы: Работа с jk-триггером. Исследование режимов
- •6.5 Выполнение лабораторной работы
- •7 Лабораторная работа
- •7.1 Тема работы: Работа с параллельным регистром
- •8 Лабораторная работа
- •8.1 Тема работы: Работа со сдвиговым регистром
- •8.6 Контрольные вопросы
- •9 Лабораторная работа
- •9.1 Тема работы: Работа с реверсивным счетчиком: предварительная установка, счет на увеличение, счет на уменьшение
- •9.6 Контрольные вопросы
- •10 Лабораторная работа
- •10.1 Тема работы: Исследование зу
- •10.6 Контрольные вопросы
- •11 Лабораторная работа
- •11.1 Тема работы: Исследование шифратора
- •11.6 Контрольные вопросы
- •12 Лабораторная работа
- •12.1 Тема работы: Исследование дешифратора
- •13 Лабораторная работа
- •13.1 Тема работы: Исследование мультиплексора
- •14 Лабораторная работа
- •14.1 Тема работы: Исследование сумматора
- •Список использованных источников
11 Лабораторная работа
11.1 Тема работы: Исследование шифратора
11.2 Цель работы: Изучение устройства и работы шифраторов.
11.3 Оборудование и программное обеспечение
- персональный компьютер
- программа Electronics Workbench
11.4 Теоретическая часть работы
Шифратор – схема, имеющая 2n входов и n выходов, функции которой во многом противоположны функции дешифратора (рисунок 26) комбинационная схема в соответствии с унитарным кодом на своих входах формирует позиционный код на выходе (таблица 13)
Рисунок 27 - графическое обозначение шифратора на 4 входа
Таблица 13 – Таблица истинности шифратора
Входы |
Выходы |
||||
3 |
2 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
х |
0 |
1 |
0 |
1 |
x |
х |
1 |
0 |
1 |
х |
x |
х |
1 |
1 |
11.5 Выполнение работы
11.5.1 Изучить схему шифратора. Определить принцип работы схемы.
11.5.2 Реализовать схему в программе моделирования.
11.5.3 С помощью моделирования получить таблицу истинности схемы.
11.5.4 Ответить на контрольные вопросы.
11.6 Контрольные вопросы
11.6.1 значение шифраторов
11.6.2 В чем состоит принцип работы шифратора?
11.6.3 Как определить количество выходов шифратора по количеству входов?
11.7 Вывод
12 Лабораторная работа
12.1 Тема работы: Исследование дешифратора
12.2 Цель работы: Изучение устройства и работы дешифраторов.
12.3 Оборудование и программное обеспечение:
- персональный компьютер
- программа Electronics Workbench
12.4 Теоретическая часть работы
Дешифратором называется комбинационная схема, имеющая n входов и 2n выходов и преобразующая двоичный код на своих входах в унитарный код на выходах. Унитарным называется двоичный код, содержащий одну и только одну единицу, например 00100000. Условно-графическое обозначение дешифратора на три входа приведено на рисунке 28.
Рисунок 28 - Условно-графическое обозначение трехходового дешифратора
Номер разряда, в котором устанавливается "1" на выходе дешифратора, определяется кодом на его входах. Ниже приведена таблица истинности трехходового дешифратора (таблица 14).
Таблица 14 – Таблица истинности дешифратора
Входы |
Выходы |
|||||||||
2 |
1 |
0 |
0 |
1 |
2 |
3 |
4 |
5 |
6 |
7 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
Реализация дешифратора достаточно проста, так как таблица истинности для любого выхода имеет только одну единицу. На рисунке 28 представлена схема формирования сигнала на одном из выходов дешифратора (сигнал f5 на выходе 5):
Рисунок 29 - Схема формирования сигнала на выходе 5 трехходового дешифратора
Из представленной схемы видно, что фактически логику преобразования выполняет лишь элемент 2, в то время как элемент 1 служит для получения инверсии сигнала x1, а элемент 3 преобразует полученное на элементе 2 инверсное значение функции в прямое. Многие элементы хранения, например триггерные схемы, позволяют получать сигнал в парафазном коде, то есть имеют два выхода, на одном из которых сигнал имеет прямое, а на другом – инверсное значение. Это позволяет избавиться от элемента 1 в схеме. Если предположить, что значения выходных сигналов имеют инверсный вид по отношению к представленному в таблица 14, то отпадает необходимость в элементе 3. В большинстве реальных интегральных микросхем реализованы именно дешифраторы с инверсными выходами. Обозначение такого дешифратора показано на рисунке 30.
Рисунок 30 - Условно-графическое обозначение дешифратора с инверсными выходами
На выходах такого дешифратора образуется унитарный код, содержащий один и только один ноль. Например, если входные сигналы имеют значение 1102=610, то выходы дешифратора, представленного на рисунке 29, будут находиться в состоянии 10111111, то есть выход 6 будет иметь значение, отличное от остальных выходов.
Дешифраторы широко применяются в различных устройствах компьютеров. Прежде всего, они используются для выбора ячейки запоминающего устройства, к которой производится обращение для записи или считывания информации. При этом часть разрядов адресного кода может дешифрироваться дешифраторами, выполненными в виде отдельных интегральных схем, а другая часть разрядов (обычно младшая) дешифрируется с помощью дешифраторов, встроенных непосредственно в БИС запоминающего устройства. Кроме того, дешифраторы находят применение в устройстве управления для определения выполняемой операции, построения распределителей импульсов и в других блоках.
12.5 Выполнение работы
12.5.1 Изучить схемы дешифраторов, представленных для соответствующего варианта. Определить принцип работы схемы.
12.5.2 Используя схему записать логическое выражение, определяющее ее работу.
Реализовать схему в программе моделирования.
12.5.4 С помощью моделирования получить таблицу истинности схемы.
12.5.5 Разработать схему для трехвходового дешифратора.
12.5.6 Ответить на контрольные вопросы.
Рисунок 31 - Схемы устройства дешифраторов.
12.6 Контрольные вопросы
12.6.1 Какой тип дешифратора исследуется в работе?
12.6.2 В чем состоит принцип работы дешифратора?
12.6.3 Как определить количество выходов дешифратора по количеству входов?
Какое назначение у входа обозначенного буквой Е?
12.7 Вывод