- •Экзаменацмонные вопросы для гр55 Дисциплина «Архитектура эвм»
- •Экзаменацмонные вопросы для гр55 Дисциплина «Архитектура эвм»
- •1.Выбор системы счисления при построении эвм
- •2.Эволюция вычислительной техники. Основные характеристики и области
- •3.Перспективы исследования в области архитектуры вм и вс. Факторы, влияющие на развитие архитектуры вс. Тенденции развития сбис.
- •4.Общие подходы к построению процессоров. Сегментные регистры и адресация памяти. Логический и физический адрес памяти. Адресное пространство памяти. Регистры дескрипторы.
- •5.Классификация компьютеров параллельного действия по Флинну.
- •6.Зависимость ускорения вычислений от количества процессоров. Закон Амдала
- •7.Ускрение вычислений - конвейеризация вычислений
- •2.Режимы адресации операндов
- •3.Форматы команд
2.Режимы адресации операндов
-
r/m
MOD
00
01
10
MOD=11
W=0
W=1
000
[(BX)+(SI)] DS
[(BX)+(SI) +d8] DS
[(BX)+(SI) +d16] DS
AL
AX
ES
001
[(BX)+(DI)] DS
[(BX)+(DI) +d8] DS
[(BX)+(DI) +d16] DS
CL
CX
CS
010
[(BP)+(SI)] SS
[(BP)+(SI) +d8] SS
[(BP)+(SI) +d16] SS
DL
DX
SS
011
[(BP)+(DI)] SS
[(BP)+(DI) +d8] SS
[(BP)+(DI) +d16] SS
BL
BX
DS
100
[(SI)] DS
[(SI) +d8] DS
[(SI) +d16] DS
AH
SP
101
[(DI)] DS
[(DI) +d8] DS
[(DI) +d16] DS
CH
BP
110
D16 DS
[(BP)]+d8] SS
[(BP) +d16] SS
DH
SI
111
[(BX)] DS
[(BX) +d8] DS
[(BX) +d16] DS
BH
DI
Режимы адресации операндов
3.Форматы команд
REG - Регистр
MOD - Режим
R/M
- Регистр или
память
DISP - Смещение
Data - Непостредствен-
ные данные
MOV mem/reg , mem/reg
1.
MOV mem/reg , data
2
MOV reg , data
3
MOV mem/reg , Sreg
4
Lea reg,mem
5
Push mem/reg
6
Pop mem/reg
7
Push reg push Sreg
01010
reg
000Sreg110
8
Pop reg pop Sreg
9
01011reg
000Sreg111
ADD mem/reg1 , mem/reg2
11
ADD mem/reg, data ( S – размер константы)
12