Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
A.V._Roslyakov_Proektirovanie_tsifrovoi_GTS_EWS....doc
Скачиваний:
11
Добавлен:
04.11.2018
Размер:
580.1 Кб
Скачать

Расчет объема оборудования координационного процессора ср113

При проектировании системы EWSD определяется объем следующего оборудования координационного процессора СР113:

число процессоров обработки вызовов САР;

объем общей памяти CMY;

число процессоров ввода-вывода IOР;

число устройств управления вводом/выводом ЮС;

При нормальном режиме работы координационного процессора СР113 основной процессор ВАРМ (ведущий) выполняет и функции техоб­служивания и функции обработки вызовов. При этом до 60% производи­тельности процессора ВАРМ расходуется на обработку вызовов и пример­но 15% производительности - на функции техобслуживания. Процессор ВАРS (ведомый) в нормальном состоянии работы СР113 занимается толь­ко обслуживанием вызовов. При этом при выходе из строя ВАРМ его функции начинает выполнять ВАРS.

Совокупность основных процессоров ВАРМ и ВАРS устанавливает­ся в том случае, если величина поступающей нагрузки на станцию не пре­вышает некоторой заданной величины для данной версии системы. Если нагрузка на станцию превышает эту величину, то в конфигурацию СР113 кроме, основных процессоров ВАРМ и ВАРS включаются процессоры об­работки вызовов САР. Число процессоров обработки вызовов САР NCAP выбирается исходя из количества вызовов, обрабатываемых в ЧНН, со­гласно данным табл. 8.6 (количество вызовов измеряется в КВНСА - тыся­ча вызовов в час наибольшей нагрузки). В табл. 8.6 приведены также дан­ные для компактного варианта координационного процессора СР113С, который отличается от СР11З большей производительностью и меньшим объемом оборудования.

Таблица 8.6

Координационный процессор СР113

Версия

ВАРО/1

+CAP0

+CAP1

+САР2

+САРЗ

+САР4

+САР5

V7.1W

119

230

340

449

553

656

755

V10

87

167

247

326

402

476

541

Координационный процессор СР113С

V7.1W

238

456

660

857

1034

1207

1367

V10

174

332

479

622

753

877

979

Пример расчета конфигурации координационного процессора: В местную АТС включено 50 тыс. аналоговых абонентских линий с нагрузкой 0,1 Эрл и 5000 соединительных линий (2500 входящих и 2500 исходящих) с нагрузкой 0,8 Эрл. Необходимо определить требуемую кон­фигурацию координационного процессора.

Для того, чтобы воспользоваться табл. 8.6, необходимо знать общее количество вызовов, поступающих на станцию в ЧНН. Вначале рассчита­ем общую нагрузку, поступающую на станцию.

Нагрузка, поступающая на станцию по абонентским линиям, равна:

.

Нагрузка, поступающая на станцию по входящим соединительным линиям, равна:

.

Средняя длительность занятия абонентской линии равна tАЛ= 72 с.

Средняя длительность занятия соединительной линии равна tСЛ = 60 с.

Количество вызовов, поступающих на станцию в ЧНН, равно:

или 245 КВНСА (киловызовов в ЧНН).

Согласно данным табл. 8.6 следует, что для обслуживания данного количества вызовов в ЧНН в состав процессора СР113 для версий 7.1 и 10 кроме основных процессоров ВАР 0/1 необходимо включить два процес­сора обработки вызовов CAP0и САР1. При использовании процессора СР113С достаточно одного CAP0.

Расчет емкости общей памяти CMY координационного процессора производится на основании данных табл. 8.7.

Таблица 8.7

Количество LTG в системе EWSD

до 31

до 63

до 126

до 252

до 504

Емкость общей памяти CMY, Мбайт

64

128

256

512

1024

Число процессоров ввода-вывода IOP:МB для центрального гене­ратора тактовой частоты IOP:MB(CCG) и системной панели IOP:MB(SYP) всегда равно двум (для обеспечения надежности), остальные процессоры IOP:МВ рассчитываются в зависимости от емкости станции.

Число процессоров ввода-вывода для группы буферов сообщений IOP:MBU(MBG) рассчитывается по формуле :

,

где - общее количество групп буферов сообщений MBG с учетом дублирования.

Число процессоров ввода-вывода для устройства управления сис­темой сигнализации ОКС №7 IOP:MBU(CCNC) рассчитывается по форму­ле:

где - число блоков CCNC на станции.

Расчет числа процессоров ввода/вывода для линий передачи данных IOP:SCD проводится из следующих соображений:

  • один процессор ввода-вывода IOP:SCDX (интерфейс X.21/V.11) из расчета на 4 канала передачи данных;

  • один процессор ввода-вывода IOP:SCDP (интерфейс Х.25) из рас­чета на 2 канала передачи данных или на 2 терминала эксплуатации и тех­обслуживания на основе персонального компьютера (ОМТ-РС);

  • один процессор ввода-вывода IOP:SCDV (интерфейс V.24/V.28) из расчета на 4 канала передачи данных или на 3 канала и один терминал эксплуатации и техобслуживания.

Расчет числа устройств управления вводом/выводом IOС прово­дится исходя из следующих условий:

  • одно устройство управление вводом/выводом IOС позволяет вклю­чать до 16 процессоров ввода-вывода IOР;

  • из соображений надежности устройства управления вво­дом/выводом дублируются - имеется IOC0 и IOС1.

Координационный процессор минимальной производительности (без процессоров обработки вызовов САР) занимает два статива: один для процессоров ВАР и общей памяти (R:CP113А), другой статив (R:DEVD) -для процессоров ввода-вывода и устройств машинной периферии (накопи­тели на магнитных лентах MTD, накопители на магнитных дисках MDD). При наличии и конфигурации процессоров обработки вызовов САР требу­ется установка еще одного статива R:CP113B.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]