Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
36
Добавлен:
28.05.2015
Размер:
676.01 Кб
Скачать

эту схему использовать как дешифратор 3→8, а старший разряд А3 адресных входов как стробирующий (при E1 разрешена дешифрация), то её логика работы в этом случае соответствует полному дешифратору.

Примером неполного дешифратора могут служить ИМС К555ИД6, К555ИД10 и К564ИД1, представляющие собой наиболее популярные дешифраторы 4→10, которые преобразуют двоичнодесятичный входной код в десятичный. Наборы входных переменных больше 10012 (эквивалент 910) не появляются на выходе, так как отображают не цифру, а число. Дешифратор К555ИД10 имеет выход с открытым коллектором, а выход К564ИД1 имеет мощный инвертор. Активным выходным уровнем ИМС К555ИД6 и К555ИД10 является лог. “0”, а ИМС К564ИД1 – лог. “1”.

В заключение рассмотрим подробнее ИМС К555ИД4 (рис. 1.2), поскольку в последующих разделах нам придется неоднократно к ней обращаться (рис.1.2, табл.1.2).

Эта ИМС содержит два дешифратора 2→4 с объединенными адресными входами А0 и А1 и раздельными входами стробирования &E0 и &E1.

Рис. 1.2. Условное графическое обозначение ИМС555ИД4

9

Таблица 1.2

Входы

 

 

Выходы

 

 

Входы

 

 

 

Выходы

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

E

1

 

E

 

А

1

А0

0 . 1

1 . 1

2 . 1

3 . 1

 

E

 

 

E

 

А

1

А0

0 . 0

1 . 0

2 . 0

3 . 0

 

1

 

 

 

 

 

 

0

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

0

 

0

 

0

0

1

1

1

0

 

0

 

0

 

0

0

1

1

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

0

 

0

 

1

1

0

1

1

0

 

0

 

0

 

1

1

0

1

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

0

 

1

 

0

1

1

0

1

0

 

0

 

1

 

0

1

1

0

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

1

 

0

 

1

 

1

1

1

1

0

0

 

0

 

1

 

1

1

1

1

0

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

0

 

X

 

X

 

X

1

1

1

1

0

 

X

X

 

X

1

1

1

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

X

 

1

 

X

 

X

1

1

1

1

X

1

 

X

 

X

1

1

1

1

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

Разрешающей комбинацией для одного дешифратора является наличие лог. “0” на обоих входах схемы &E0 , а для другого - лог. “1” на одном и лог. “0” на другом входе схемы &E1.

1.1.2. Наращивание (каскадирование) дешифраторов

ИМС дешифраторов имеют ограниченное число адресных входов и информационных выходов. Увеличение их возможно путем наращивания (каскадирования), которое можно осуществлять двумя способами: объединением нескольких дешифраторов в пирамидальную схему (рис. 1.3), или последовательным соединением разрешающих входов через внешние логические элементы или непосредственно друг с другом (рис. 1.3 и 1.4).

При наращивании дешифраторов разряды двоичного адресного кода разделяются на старшие (СРА) и младшие (МРА) разряды адреса (табл. 1.3). СРА с помощью дешифратора DD1 (рис. 1.3) или входов стробирования (рис. 1.4) разрешают функционирование одного из основных дешифраторов DD2...DD9 (рис. 1.3) или дешифраторов DD1... DD4 (рис. 1.4).

МРА подаются параллельно на адресные входы всех выходных дешифраторов. Однако активируется только один соответствующий выход выбранного СРА дешифратора.

10

Рис.1.3. Пирамидальная схема наращивания дешифратора 6→64

Рис. 1.4. Дешифратор 5→32 на базе ИМС К555 ИД7 (на вход Е1 схемы ДД1 постоянно подан сигнал лог. “1”)

11