
- •Микропроцессоры: определение, назначение, основные понятия: мп, мпс, мк и др.
- •Классификация мп
- •Основные параметры мп
- •Системы эвм
- •5 Обобщенная структурная схема мп
- •6 Типичный машинный цикл
- •7 Пути обработки командного и информационного слова
- •8 Архитектура процессоров. Принстонская и гарвардская архитектуры.
- •10 Система команд мп: операции над числами с ф.З. И Пл.З. Условные и безусловные переходы, циклы и др.
- •11 Форматы команд и способы адресации.
- •12 Организация подсистемы прерываний мпс. Классы прерываний. Структурная схема системы. Приоритеты прерываний.
- •13 Контроллер прерываний кр580вн59: схема, режим работы.
- •14 Семейства бис кр580; фирмы Intel
- •16 Микропроцессор кр580вм80а: уго, схема временные диаграммы командного цикла.
- •17 Микропроцессор бис кр580вм8а уго, схема вд цикла прерываний
- •18 Микропроцессор бис кр580вм8а уго, схема, вд ввода/вывода
- •19 Параллельный интерфейс бис кр580вв55, уго, схема, режимы работы.
- •20 Последовательный интерфейс бис кр580вв51.
- •21 Организация режима прямого доступа в память (пдп). Контроллер пдп кр580вт57, уго, схема, режимы работы.
- •22 Организация службы времени. Программируемый таймер кр580ви53. Уго, схема, режимы работы.
- •23 Контроллер видеотерминала кр580вг75: уго структурная схема принцип действия.
- •24 Схема включения контроллера бис кр580вг75 в мпс.
- •25 Особенности архитектуры мп 80486: структурная схема, вд работы. Режимы работы: реальный, защищенный.
- •26 Особенности архитектуры мп Pentium: структурная схема, вд работы.
- •27 Семейство микро-эвм, ключевые мс пк imb pc и совместимые с ними.
- •28 Микроконтроллеры: определение, назначение, структурная схема технологической системы управления.
- •29 Архитектура мк cisk, risk.
- •30 Типы мкс.
- •31 Типовая структура мк
- •32 Функциональная схема мк
- •33 Цпу мк. Архитектура цпу.
- •34 Организация памяти мк.
- •35 Параллельные порты ввода-вывода мк.
- •36 Последовательные порты ввода-вывода мк.
- •37 Функциональная схема ацп мк sasb 80c515
- •38. Блок таймеров и поддержка режима «реального времени».
- •39. Сторожевой таймер.
- •40. Эволюция архитектуры мк: 4-х, 8-и, 16-и, 32-х, 64-х – разрядные мк.
- •41. Интегрированная среда разработки по (ис рпо) для семейства мк avr.
- •42. Программирование мк на языке Ассемблер: процедуры, подпрограммы, директивы.
- •43. Интерфейс встраиваемых мпс: физический и логический. Шины pci, vmEи др.
- •44. Шина usb: характеристики, топология, режимы работы.
- •45. Jtag – интерфейс системные функции на его основе.
- •46. Программируемые логические матрицы и плис.
- •47. Вычислительные системы: определение, назначение, классификация.
- •48. Многопроцессорные вс. Структурная схема.
- •49. Многомашинные вс. Вс с коммутационной матрицей, структурные схемы.
- •50.Проектирование мпс. Средства и методы комплексной отладки мпс.
20 Последовательный интерфейс бис кр580вв51.
ВВ51 представляет собой универсальное программируемое устройство преобразования и передачи данных и предназначено для синхронного и асинхронного обмена в последовательном формате между МП и ПУ. Универсальность БИС заключается в том, что есть возможность программного изменения форматов передаваемых кодов, режима и скорости передачи.
БИС размещена в пластиковом корпусе с 28 выводами, потребляемая мощность 400мВт.
Для организации передачи данных в последовательном формате необходимо как минимум 2 БИС ВВ51: одна на прием, другая на передачу. Режимы работы приемопередатчиков задаются теми устройствами, к которым они подключены (МП, ПУ). Задание режимов передачи производится перед началом работы в процессе инициализации, т.е. начала работы. ИМС работает в двух основных режимах: синхронном и асинхронном.
В асинхронном режиме используется старт-стоповый принцип передача. Каждое слово (8 бит) передатчик сопровождает стартовым и стоповым импульсами, которые осуществляют синхронизацию запуска работы приемника.
В синхронном режиме данные передаются не по одному слову, а массивами слов.
Для синхронизации запуска приемника на прием массива уже используется не 1 бит, а одно или два слова – символа синхронизации. Перед началом работы приемник находится в режиме активного ожидания: побитно принимает символы синхронизации и осуществляет их проверку на совпадение с кодом синхронизации, свидетельствующим о начале информационного массива.
Сигналы совпадения синхронизирующие запуск работы приемника, который начинает прием данных и их преобразование в параллельный формат. Один передатчик может работать на несколько преемников, адресация которых осуществляется символом синхронизации.
Функционально ВВ51 состоит из блоков приема и передачи информации в последовательном коде, буфера данных и блока управления, соединенных внутренней ШД. Буфер данных обеспечивает прием и выдачу данных в параллельном восьмиразрядном коде через двунаправленные выводы ШД. При отсутствии низкого уровня на входе ВМ, линии ШД находятся в состоянии Z. Буфер данных включает входной регистр данных РГВХ, выходной регистр РГВЫХ и регистр состояний. Блок передачи обеспечивает преобразование параллельного 8-разрядного кода, поступившего из МП в последовательный, добавление бита четности и, если нужно, генерацию стартового и стопового битов.
Выдача информации в последовательном коде осуществляется по линии выхода передатчика, путем сдвига данных в РГПЧ под действием синхроимпульсов.
Блок приема предназначен для преобразования данных, поступающих в последовательном коде на вход приемника ВХПМ в параллельный восьмиразрядный код.
Это преобразование осуществляется в РГ1 и РГ2 под действием синхроимпульсов СПМ. БУ обеспечивает прием и хранение управляющих слов в РГРЖ Команды, выдаваемые в БИС ВВ51 МП-ром определяют функционирование устройства преобразования и передачи данных в РГЗ и РГЧ.
При работе в синхронном режиме МП-ром записываются коды 1 и 2-го символов синхронизации. МП обычно обращается к ВВ51, как к каналу ввода-вывода. Однако может быть организовано обращение к этой БИС, как к ячейке ЗУ.
Перед началом работы устройство преобразования и передачи информации ВВ51 заблаговременно установлено в исходное состояние сигналом установки.
Программирование режима приема сигнала передачи данных осуществляется подачей на БИС управляющего слова. Если задан синхронный режим работы, то вслед за управляющим словом подаются коды одного или двух символов синхронизации.