Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Методичка.doc
Скачиваний:
617
Добавлен:
22.05.2015
Размер:
2.56 Mб
Скачать

Англо-русский словарь терминов и аббревиатур

A

АС (Analog Comparator) – аналоговый компаратор

ADC (Analog Digital Converter) – аналого-цифровой преобразователь (АЦП)

ADC Noise Reduction – режим подавления шума в АЦП

ADMB (Advanced Digital Media Boost) – Intel-технология оптимизации декодирования мультимедийного контента

Advanced Smart Cache –кэш первого уровня разделён по ядрам, когерентный кэш второго уровня – общий

AES (Advanced Encryption Standard) – крипто расширение системы команд процессора

ALU – Arithmetic logic unit – арифметико-логическое устройство

AMD – Advanced Micro Devices, Inc. – американскийпроизводитель интегрированной электроники.Второй крупнейший поставщик x86 и x64-совместимых процессорови, с2006 года–видеоплат. Крупный поставщикфлеш-памяти.

ANSI (American National Standard Institute) – институт стандартов США

ASC (Advanced Smart Cache) – Intel-технология общей кэш-памяти второго уровня

ASCII (American Standard Code for Information Interchange) – американский стандартный код для обмена информацией

ASCIIZ – представление ASCII-строк, при котором последний байт является нулевым (Zero)

ATA – Application Targeted Accelerator – программно-ориентированный ускоритель обработки строк и текстовой информации набора инструкций SSE

AVX (Advanced Vector Extensions) – векторное расширение системы команд процессора

B

Big-Endian – обратный порядок следования байтов числа: от старшего байта к младшему

Bi-Endian – переключаемый порядок следования байтов числа: порядок байтов выбирается программно во время инициализации операционной системы, но может быть выбран и аппаратно перемычками на материнской плате

BTB (Branch Target Buffer) – буфер предсказания ветвлений

Buffed write through – режим буферной сквозной записи в кэш-память

Bundle – связка из трёх команд в 64-битных процессорах

C

Cache – кэш-память, промежуточная, буферная память (тайник)

Cache-lines – строки кэш-памяти

Capacity – пропускная способность процессора (его производительность на нескольких задачах)

Cells of data RAM – ячейки ОЗУ

CISC (Complete Instruction Set Computing) система с полным набором команд

CMP (chip multiprocessing) – однокристальная мультипроцессорная система

Command DC – дешифратор команд

Compability Mode – режим работы 64-битных процессоров AMD совместимый с 32-битными приложениями на 64-битной операционной системе

Control driven – поток управления программы

CoolCore – технология раздельного управления цепями питания функциональных блоков процессора

Cool'n'Quiet – технология динамического управления тактовой частотой и напряжением питания ядра

Core – ядро процессора

CPU – Central Processing Unit – центральное процессорное устройство

D

DAG (directed acyclic graph) – направленный ациклический граф

Dash – протокол когерентности кэш-памяти

Data driven – поток данных программы

Data flow – потоковые вычисления

Digital Media Boost – ускоритель обработки цифрового медиа-контента

Direct-mapped cache – кэш-память с прямым отображением в память

DirectPath – аппаратный декодер простых команд AMD

Dispatch port – порт диспетчеризации

DTLB – TLB-буфер для данных

DTR (Descriptor table register) –таблица дескрипторов прерываний

Dual Dynamic Power Management – технология двух раздельных цепей питания ядер процессора и контроллера памяти

E

EM64T (Extended Memory 64 Technology) – технология расширенной до 64 разрядов сверхоперативной памяти

Enhanced Intel SpeedStep – технология пошагового управления частотой и напряжением питания

EVP (Enhanced Virus Protection) – технология антивирусной защиты микропроцессора

EPIC (Explicity Parallel Instruction Computing) – явное параллельное выполнение команд

Execute Disable Bit – технология встроенной аппаратной антивирусной защиты

Execution Engine – постпроцессор, блок исполнения команд

F

Fast scheduler – планировщик “быстрых АЛУ”

Fetch – выборка (команд и данных)

FID – коэффициент умножения тактовой частоты

FIFO (First Input First Output) – принцип организации очереди по правилу: “Первым зашёл – первым вышел”

FILO (First Input Last Output) – принцип организации стека по правилу: “Первым зашёл – последним вышел”

Flags – регистр флагов

Flat segmentation model – модель памяти с единым сегментом на всё адресное пространство

Float Point – число с плавающей точкой, вещественное число

FPU Scheduler - планировщик вещественных исполнительных устройств

Frequency – тактовая частота

Front End – предпроцессор

FSB (frequency system bus) – частота системной шины

Fully associative cache – ассоциативная кэш-память

G

GDT (Global Descriptor Table) – глобальная таблица дескрипторов

GDTR (Global descriptor table register) – регистр глобальной таблицы дескрипторов

GPU (Graphic Processing Unit) – графический процессор

GPR (General Purpose Registers) – регистр общего назначения (РОН)

H

HyperTransport – системная шина в процессорах AMD

Hyper-Threading – технология одновременной многопоточности (SMT)

I

IA32 (Intel Architecture) – 32-разрядная архитектура микропроцессоров корпорации Intel

IA64 (Intel Architecture) – 64-разрядная архитектура микропроцессоров корпорации Intel

iAMT2 (Intel Active Management Technology) – удаленное управление компьютерами

ICU (Instruction Control Unit) – блок управления командами AMD

IDTR (Interruption descriptor table register) – регистр таблицы дескрипторов прерываний

ILP (Instruction-Level Parallelism) – параллелизм на уровне инструкций процессора.

Independent Dynamic Core – технология автономного тактирования каждого ядра процессора

Int. Scheduler – планировщик целочисленных исполнительных устройств

Intelligent Power Capability – Intel-технология энергопонижающего управления питанием кристалла микропроцессора

Intel Virtualization Technology и AMD Virtualization – технологии виртуальных машин на аппаратном уровне, позволяющие запускать несколько операционных систем на одном компьютере

Intelligent Power Capability – энергосберегающие технологии

Intel Wide Dynamic Execution – суперскалярная архитектура, использующая спекулятивное (упреждающее) и внеочередное исполнение команд на основе анализа программного кода

Instruction Queue – очередь команд

IPC (Instructions Per Cycle) – количество инструкций, выполняемых за такт

ITLB – TLB-буфер для инструкций

L

LaGrange Technology – аппаратная технология защиты информации (технология Лагранжа)

L1 (Level 1) – кэш первого уровня

L2 (Level 2) – кэш второго уровня

L3 (Level 3) – кэш третьего уровня

Large Page – страница памяти размером 2 или 4 Мбайт

LDT (Local Descriptor Table) – локальная таблица дескрипторов

LDTR (Local descriptor table register) – регистр локальной таблицы дескрипторов)

Legacy Mode – 32-битный режим работы 64-битных процессоров AMD

Little-Endian – прямой порядок следования байтов числа: от младшего байта старшему

Long Mode – 64-битный режим работы процессора

Loop Stream Detector – технология обнаружения программных циклов

M

Macro-Fusion – технология слияния макроопераций

Memory Optimizer Technology – технология оптимизации памяти на основе встроенного в процессор контроллера памяти

MESI (Modified Exclusive Shared Invalid) – протокол когерентности кэш-памяти

Micro-Ops – машинная микрооперации

Micro-Ops Fusion – технология слияния микроопераций (Micro Operations)

Middle-Endian – смешанный порядок следования байтов числа: байты каждого слова размещаются в памяти компьютера в прямом порядке, а слова, составляющие число – в обратном порядке

MIMD (multiple instructions multiple data) – много команд много данных, т.е. процессор с суперскалярным способом обработки данных

MMX (MultiMedia eXtensions) – мультимедийное расширение системы команд процессора

MOS (Metal Oxide Semiconductor) – технология “металл-окисел-полупроводник”

Multi-Threading – технология многопоточности (многонитевости)

N

NaN (Not a Number) – способ обозначения нечислового значения вещественного числа в FPU.

O

Offset – смещение данных относительно начала сегмента памяти

Overflow – переполнение разрядной сетки при операции нормализации бесконечного числа

Out of order – упорядочивание инструкций не в порядке выборки.

P

Pack Buffer – буфер декодированных команд AMD

Paging – страничная организация памяти

PDE (Page Directory Entry) – каталог страниц

Program accessible registers – программно доступные регистры

Protected mode – защищённый режим процессора IA-32

Performance – производительность

Pipeline – конвейер

Predecode – предварительное декодирование

Productivity – производительность процессора на одной задаче

PTE (Page Table Entry) – таблица страниц

Q

Queue of commands – очередь команд

R

RAM – Random Access Memory – оперативное запоминающее устройство

Rapid Execution Engine – механизм ускоренного исполнения целочисленных операций

ROB (ReOrder Buffer) – буфер переупорядоченных микроопераций

ROM (Read only memory) – постоянное запоминающее устройство

Real-address mode – режим реальной адресации процессора IA-32

Register of command – регистр (счётчик) команд

Rendering – закрашивание текстурой полигонов трёхмерной графики

Replay system – система повторного исполнения микроопераций

Replay queue – очередь повторного исполнения

RISC (Complete Instruction Set Computing) – система с сокращённым набором команд

S

Scheduler – планировщик

Set-associative cache – множественно ассоциативная кэш-память

Shader – программно-аппаратное средство для рендеринга (закрашивания) полигонов трёхмерной графики

SIMD (single instruction multiple data) – одна команда много данных, т.е. процессор с векторным способом обработки данных

SISD (single instruction single data) – одна команда одно данное, т.е. процессор со скалярным способом обработки данных

SLU (save load unit) – модуль загрузки/сохранения

Smart Cache – технология ускорения доступа к кэш-памяти

Smart Memory Access – технология ускорения доступа к памяти (спекулятивная загрузка)

Small Page – страница памяти размером 4 Кбайт

SMA (Smart Memory Access) – Intel-технология оптимизации доступа к памяти

SMT (Simultaneous Multi-Threading) – одновременная многопоточность

SOI (Silicon on Isolator) – технология “кремний на изоляторе”

SPI (Serial Peripheral Interface) – последовательный периферийный интерфейс контроллера

SRAM (Static RAM) – ОЗУ статического типа

System Bus – системная шина процессоров Intel

SSE (Streaming SIMD Extensions) – потоковое SIMD-расширение системы команд процессора

Standby – режим ожидания

Strained Silicon – технология напряжённого кремния

System Management mode – режим управления системой процессора IA-32

T

Texel (Texture Pixel) – пиксель текстуры

Thermal Monitor – технология тепловой защиты микропроцессора

Thread – вычислительный поток (нить) одной задачи

TLB (Translation Lookaside Buffer) – буфер трансляции виртуальных адресов страниц памяти в физические адреса

Trace cache – кэш последовательности микроопераций

TSS (TaskS Segment) – сегменты задач (приложений)

U

Underflow – потери значимости при обработке вещественного числа в FPU

V

VectorPath – микропрограммный декодер сложных команд AMD

VLIW (Very Long Instruction Word) – очень длинное командное слово

VRM (Voltage regulator module) – блок регулятора напряжения

W

WDE (Wide Dynamic Execution) – Intel-технология явного параллельного выполнения четырёх микроопераций

WDT (Watch Dog Timer) – сторожевой таймер

Write-through – режим сквозной записи в кэш-память

Write-back – режим отложенной записи в кэш-память

X

х86-32 – семейство Intel-совместимых 32-разрядных процессоров

х86-64 – семейство Intel-совместимых 64-разрядных процессоров