Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лекции по цифровой электронике.doc
Скачиваний:
193
Добавлен:
02.05.2014
Размер:
2.46 Mб
Скачать

4.4.2. Построение блоков озу

В инженерной практике блоки ОЗУ приходится строить, главным образом, при проектировании или модификации микропроцессорных управляющих устройств. В этом случае блок обычно имеет небольшую емкость (порядка нескольких Кбайт) и строится на статических ОЗУ, например, серии К537.

Методика построения блоков ОЗУ при этом практически не отличается от методики построения блоков ПЗУ, изложенной в 3.4.2. Разница лишь в том, что ОЗУ, кроме режимов чтения и хранения, имеют режим записи. Поэтому при адресации ОЗУ надо кроме управляющего сигнала MR(чтение ЗУ) ввести в логику выбора сигналMW(запись в ОЗУ). Для этого сигнала БИС ОЗУ имеют специальный вход.

Рекомендуемая литература

1. Р.Токхейм «Основы цифровой электроники»-М., Мир 1988

2.Н.В.Воробьев, В.Д.Вернер «Элементная база и схемотехника средств сопряжения»

М., Высшая школа, 1984

Содержание

1

1. Логические функции и логические элементы. 1

1.1. Основные понятия 1

1.2. Представление информации физическими сигналами. 1

1.3. Логические функции. 2

1.4. Законы алгебры логики 4

1.5. Произвольные функции и логические схемы 4

1.6. Минимизация функций 5

2. Интегральные логические элементы. 10

2.1. Характеристики ЛЭ. 10

2.2. Серии ЛЭ. 10

2.3. Правила схемного включения ЛЭ. 12

2.4. ЛЭ с тремя состояниями выхода 13

2.5. Этапы построения (синтеза) комбинационной схемы. 13

3. Типовые комбинационные устройства 16

3.1. Преобразователи кодов (ПК) 16

3.1.1 Дешифраторы. 16

3.1.2. Шифраторы 21

3.1.3. Преобразование произвольных кодов. 21

3.2. Коммутаторы. 22

3.2.1. Мультиплексоры. 22

3.2.2. Демультиплексоры. 24

3.3. Арифметические устройства. 24

3.3.1. Сумматоры. 25

3.3.2. Цифровые компараторы. 26

3.3.3. Контроль четности 26

3.4. Постоянные запоминающие устройства. 27

3.4.1. Параметры ПЗУ. 28

3.4.2. Построение блоков памяти на БИС ПЗУ. 28

3.4.3. Применение ПЗУ для реализации произвольных логических функций. 30

3.5. Программируемые логические матрицы. 30

4. Последовательностные схемы 31

4.1. Триггеры 31

4.1.1 RS-триггер 31

4.1.2. D - триггер типа «защелка» 33

4.1.3. Двухступенчатые триггеры 34

4.1.4. Асинхронные входы триггеров 36

4.2. Регистры 36

4.2.1. Параллельные регистры 36

4.2.2. Регистровая память 37

4.2.3. Сдвигающие регистры 38

4.3. Счетчики 39

4.3.1. Общие понятия 39

4.3.2. Асинхронные счетчики 40

4.3.3. Синхронные счетчики 41

4.3.4. Интегральные счетчики. 42

4.3.5. Счетчики с различными коэффициентами пересчета. 43

4.3.6. Применение счетчиков 44

4.4. Оперативные запоминающие устройства (ОЗУ) 45

4.4.1. Разновидности оперативной памяти 45

4.4.2. Построение блоков ОЗУ 46