Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
620991_микропроцессоры_методич.doc
Скачиваний:
20
Добавлен:
09.11.2019
Размер:
3.8 Mб
Скачать

4.3. Асинхронный реверсивный счетчик

Это схема реверсивного счетчика с цепями параллельного (счетчика) приема информации для задания начального состояния

счетчика, отличного от состояния “все нули”. Реверсивным этот счетчик является потому, что в цепях межразрядных связей возможно осуществление передачи сигнала переноса с прямых выходов триггеров Qj, либо сигнала заема с инверсных выходов Qj. Выбор знака операции. Счет определяется значениями сигналов на управляющих шинах:

Вычитание. Суммирование. Для приема информации используются синхронные установочные входы Sj. Подача Sj стробируется за пределами схемы счетчика. При этом необходимо, чтобы во время действия установочного сигнала S на входах JК - триггеров присутствовали нулевые потенциалы с тем, чтобы исключить ложные входные сигналы, вызванные переходными процессами в триггерах. Временная диаграмма отображает работу счетчика в режиме вычитания из предварительно записанного двоичного числа 101.

4.4. Десятичный счетчик

Нарисуем схему синхронного десятичного счетчика.

Табл.2 состояний десятичного счетчика.

Таблица 2.

XСЧ

Q4

Q3

Q2

Q1

0

0

0

0

0

1

0

0

0

1

2

0

0

1

0

3

0

0

1

1

4

0

1

0

0

5

0

1

0

1

6

0

1

1

0

7

0

1

1

1

8

1

0

0

0

9

1

0

0

1

Десятичные счетчики получаются, вводом в схему двоичных счетчиков обратных связей, управляющих переходом из 1001 в 0000.

4.5. Синхронный кольцевой счетчик

Это схема простейшего 4-х разрядного кодового кольца с модулем пересчета равным восьми. В отличии от схем на Т и JК триггерах такое кольцо осуществляет пересчет входных сигналов с модулем 2n, n - разрядность счетчика. Здесь инверсный выход Q4 старшего разряда подается на информационный вход D1 младшего разряда.

Таблица 3.

XСЧ

Q4

Q3

Q2

Q1

0

0

0

0

0

1

0

0

0

1

2

0

0

1

1

3

0

1

1

1

4

1

1

1

1

5

1

1

1

0

6

1

1

0

0

7

1

0

0

0

Если предположить, что исходное состояние счетчика, “все нули”, то под воздействием первого нулевого сигнала XСЧ (t) Q4=D1=1 запишется в младшем разряде счетчика. По окончании входного сигнала, когда XСЧ (t) станет равным “1”, сигнал Q1

на выходе первого разряда станет равным “1”. Под воздействием каждого очередного сигнала XСЧ (t) происходит циклический сдвиг информации в счетчике до исходного состояния “все нули” в соответствии с таблицей, приведенной выше.

Как известно, регистр, состоящий из n двоичных разрядов, может находиться в 2n различных состояниях. Следовательно, простейщий кольцевой счетчик на D триггерах, считающий по модулю 8, не использует всех возможных комбинаций состояний четырех триггеров.

Модифицированные кодовые кольца увеличивают модуль пересчета входных сигналов до 15.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]