Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Шпоры по ЭСПУ Игорь.doc
Скачиваний:
4
Добавлен:
28.09.2019
Размер:
2.47 Mб
Скачать

30. Объяснить работу модуля амт по прерыванию по принципиальной схеме.

Если регистр маски D25.1 сброшен (сигнал прерывания ПРТ от таймера с выхода D15.2) тогда по цепи состоящей из D28.2, D30.1, D32.2, D32.4, D27.2, D35.2 транслируется ЗПР1.

По сигналу РЗПР по цепи D26.2, D27.2, D35.2 сбрасывается сигнал ЗПР1. По сигналу РЗПР и ДЧТ через D30.2, D36.1, D21 стробирует появление в канале МНЦ вектор прерывания А то по цепи (D51, D45.2, D52.2, D39.2) формирует ОТВ.

31. Объяснить назначение с состав модуля озу по структурной схеме.

Устройство ОЗУ предназначено для хранения в ПЗУ базового математического обеспечения НЦ-31, функциональное программное обеспечение (ФПО).

В ОЗУ входят:

-усилители магистрали УМ

-устройство управления, реализующее интерфейс обмена по внешней магистрали МНЦ и формирующее сигналы управления УУ

-регистра адреса РгА

-схемы опознания обращения к адресу ОЗУ (СОП/ОЗУ) и к триггеру отключения корректора (СОП/КОР.)

-корректора шины КОР включает дешифратор кода номера разряда ошибки ДШ и регистр числа РгЧ

-накопитель информации НИ

-мультиплексор данных МП

-формирователь контрольных разрядов

32. Объяснить принцип работы модуля озу по структурной схеме.

Все сигналы управления, а также 16разрядные коды адреса и данных, которые поступают а ОЗУ из МНЦ и выдаются в магистраль из ОЗУ проходят через магистральные усилители УМ. Усилители сигналов управления однонаправленные, а усилители 16разрядной шины АД двунаправленные и в зависимости от режима работы ОЗУ (запись или чтение), работает на прием или передачу. При отсутствии обращения усилители находятся в режиме приема кода из магистрали.

Устройство обращающееся к ОЗУ (ведущий), выставляет на магистрали 16разрядный код адреса ОЗУ, а спустя 75 нс сигнал ОБМ. Схема опознания СОП/ОЗУ опознает обращение к ОЗУ по 4-м старшим разрядам кода адреса А12-А15. По сигналу ОБМ запоминает опознание и выдает строб, по которому происходит запись 12-и младших разрядов кода адреса в регистр адреса. С выхода РгА код адреса поступает на адресные входы накопителя информации НИ. После чего ведущий снимает код адреса и в зависимости от режима работы выставляет сигнал чтения лил записи на соответствующих линиях управления.

33. Объяснить принцип работы модуля озу по принципиальной схеме.

В качестве двунаправленных магистральных усилителей используются шинные формирователи К589АП6 (D1-D4, D6), управление которыми на прием или передачу осуществляется по входу УВ(BS). Магистральным усилителем выходного сигнала является D20 (К589АП26). Схема опознания адреса СОП/КОР, СОП/ОЗУ представляет собой схемы сравнения на 12 и 4 разряда, которые построены на К555СП1. В СОП/ОЗУ входят схемы сравнения D5 и триггер опознания D7.1, в СОП/КОР схемы сравнения D44-D46, схемы D48 (4И) и триггер опознания D49.1. При отсутствии сигнала ОБМ в триггере опознания удерживаются нулевым сигналом по R- входу, при появлении ОБМ на R-входах устанавливается 1, а через время выдержки на микросхеме D8 передним фронтом ОБМ по С-входу в триггер опознания записывается 1.

Регистр адреса РгА собран на 3-х четырехразрядных D регистрах К155ТМ8(D10-D12)

Накопитель информации включает в себя 21 БИС ОЗУ КР587РУ3А. Состоит из 2- частей: накопитель данных (D51-D66), накопитель контрольных разрядов (D67-D71). Управление по входам запись/чтения общий для обоих частей, а по входам СЕ – каждая из частей имеет отдельную линию управления. При СЕ=1 (режим хранения информации) входы накопителя информации переходят в 3-е состояния.

РгЧ собран на регистрах, мультиплексорах D21-D25 К555КП13. запись информации в РгЧ осуществляется в В-канале из НИ, А-канал из магистрали по стробу С, направление по входу V.

Формирователь контрольных разрядов D31-D31 К155ИП12.

Дешифратор корректора собран на D37-D39 К555ИД7, выходы которого подключаются к одному из входов схем исключающее ИЛИ. Устройство управления ОЗУ состоит из RC-генератора импульсов, формирователя временных стробов, триггера ответ D7.2, логика управления D8, D12-D16.

Запуск генератора осуществляется сигналом с выхода D8.4. А останов с выхода Q3 D19 как при записи так и при чтении. Импульсы с выхода генератора поступают на С-входы D-регистров. В триггере ответа формируется ОТВ. Установка триггера в 1 происходит по входу С. С выхода D16.2 временным стробом с формирователя или сигналов с триггера отключения корректора D49.2. По окончании обмена триггера ответа сбрасывается в 0 по R-входу. На транзисторах VT2, VT4 собран формирователь сигналов выбора кристалла CЕ накопителя данных. VT1, VT3 накопителя контрольных разрядов. При поступлении сигнала АМП на базы транзисторов VT3, VT4 они закрываются. Через R29 и R30 обеспечиваются высокие уровни напряжения на входе CЕ накопителя.

Триггер отключения корректора D49.2 служит для записи команды отключения корректора. Сброс триггера осуществляется сигналом УСТ или записи нуля в триггер отключения корректора.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]