- •7. Функциональная и структурная организация эвм. Определения архитектуры эвм по гост 15971-90 и стандарту iso/iec 2382/1-93.
- •19. Перевод чисел из одной системы счисления.
- •20. Представление целых чисел в эвм. Представление целых чисел в компьютере.
- •21. Прямой, обратный и дополнительный коды. Алгоритм получения обратного и дополнительного кодов.
- •35. Арифметические схемы. Сумматоры. Полусумматор. Полный сумматор. Арифметико-логическое устройство.
- •36. Устройства памяти эвм. Триггеры. Классификация. Rs-триггер. D-триггер.
- •37. Устройства памяти эвм. Триггеры. Классификация. Т-триггер. Универсальный jk-триггер (начало как в предыдущем вопросе).
- •47. Организация узла регистра общего назначения (рон). Одноканальный и двухканальный доступ.
- •48. Полусумматор и полный сумматор. Схемная реализация. Таблица истинности. Принципы создания 8-разрядного сумматора.
- •50. Тракт данных. Основные элементы тракта данных и их предназначение.
- •51. Регистры тракта данных, название и предназначение.
- •62. Язык ассемблера и его роль в программном обеспечении эвм. Шестнадцатеричная и двоичная системы счисления в ассемблере.
- •63. Регистры процессора 8086 – 80816. Регистры данных, регистры –указатели, сегментные регистры.
- •64. Команды в ассемблере: загрузка, сложение, вычитание, inc, dec. Привести примеры.
- •55. Шины тракта данных. Классификация шин по назначению. Принципы работы шин тракта данных. Примеры шин, используемых в современных компьютерах. Параметры шин.
37. Устройства памяти эвм. Триггеры. Классификация. Т-триггер. Универсальный jk-триггер (начало как в предыдущем вопросе).
T- триггер – счетный триггер, имеет 1 вх и основной и инверсный выход.
T |
Состояние |
|
0 |
1 |
|
0 |
0 |
1 |
1 |
1 |
0 |
JK-триггер – универсальный триггер, имеет 2 вх (аналогично RS). J-->Set, K-->Reset. Не имеет запрещенных состояний.
J K |
Состояние |
|
0 |
1 |
|
0 0 |
0 |
1 |
0 1 |
0 |
0 |
1 0 |
1 |
1 |
1 1 |
1 |
0 |
47. Организация узла регистра общего назначения (рон). Одноканальный и двухканальный доступ.
Регистры общего назначения в любом микроконтроллере играют очень важную роль. РОН принимают участие в выполнении практически всех команд МК, и практически все данные проходят через них. В микроконтроллерах AVR имеется 32 РОН. Каждый РОН имеет свое имя: R0, R1, R2 ….. R29, R30, R31. Все РОН объединяются в один файл, который называется файл регистров общего назначения. Регистры общего назначения восьмиразрядные (однобайтовые). РОН с R26 по R31 могут образовывать сдвоенные регистры, которые в свою очередь могут выступать в роли самостоятельных шестандцатиразрядных регистров.
!!!Не нашла про одноканальный и двухканальный доступ, зато дофига про регистры ввода/вывода, которые не нужны!!!
48. Полусумматор и полный сумматор. Схемная реализация. Таблица истинности. Принципы создания 8-разрядного сумматора.
Полусумматор-арифметическое устройство, имеющее 2 вх и 2 вых. Его можно использовать только в самом младшем разряде (PS0).
Полный сумматор-устройство, имеющее 3 вх и 2 вых (PS).
Входы |
Выходы |
|||
A |
B |
P0 |
S |
P1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
Входы |
Выходы |
||
A |
B |
S |
P |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
1 |
1 |
0 |
1 |
50. Тракт данных. Основные элементы тракта данных и их предназначение.
Тракт данных - это часть центрального процессора, состоящая из АЛУ (арифметико-логического устройства), его входов и выходов.
Центральный процессор выполняет каждую команду за несколько шагов:
Вызывает следующую команду из памяти и переносит ее в регистр команд.
Меняет положение счетчика команд, который после этого указывает на следующую команду.
Определяет тип вызванной команды.
Если команда использует слово из памяти, определяет, где находится это слово.
Переносит слово, если это необходимо, в регистр центрального процессора.
Выполняет команду
Переходит к шагу 1
