Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Какой то PASSPORT.DOC
Скачиваний:
0
Добавлен:
01.07.2025
Размер:
566.78 Кб
Скачать

5.3.Последовательный приемопередатчик.

Модуль последовательной связи сформирован на микросхеме приемника 75189 (DD9,13), передатчика К155ЛН1 (DD8), схемы выборки канала передачи (DD14).

Скорость обмена по последовательному порту в режиме загрузки 9600б/с. Скорость обмена по последовательному порту в отлаживаемой программе может быть изменена.

Выбор канала последовательной передачи осуществляется сигналами CFG0, CFG1 по адресу С000Н. Установка этих битов в "логический ноль" включает порт 1, на схеме Х2, этот порт имеет неполный набор сигналов (RxD, TxD, RI) и предназначен для записи программы в стенд.

Программная установка сигналов CFG0 в "0", а CFG1 в "1" формирует выборку дополнительного канала последовательной передачи данных, разъем Х3. Дополнительный последовательный канал имеет полный набор сигналов интерфейса RS232.

5.4.Включение портов оэвм и eeprom памяти

Порт Р1 ОЭВМ может быть частично отключен от внешних линий (перемычки J1-J5), кроме линий интерфейса расширения. На разъем интерфейса расширения эти сигналы приходят, минуя перемычки.

Линии данных и синхроимпульсов микросхемы EEPROM памяти (DD11) 93C46 подключены соответственно на выводы Р1.3-Р1.7. однокристальной ЭВМ

5.5. Расположение элементов, назначение разъемов и перемычек

Х1 – Системный интерфейс с полным адресным пространством;

Х4 – Интерфейс расширения для подключения внешних устройств с использованием параллельного приемопередатчика;

Х2 – Интерфейс последовательного порта СОМ1 для связи стенда с РС;

Х3 – Интерфейс последовательного порта СОМ2 для связи стенда с другими устройствами имеющими стандартный порт RS232C;

Х6 – Интерфейс програмирования AVR;

J4 – Перемычка подключения сигнала синхронизации последовательной памяти;

J2,J3 – Перемычка подключения линии передачи данных последовательной памяти;

J1 – Перемычка разрешения автоматического запуска загруженной программы;

J5 – Перемычка подключения сигнала выборки последовательной памяти.

  1. Схема расположения элементов стенда

6.Описание платы расширения

6.1.Назначение.

Плата расширения (в комплексе с учебно-отладочным стендом на базе однокристальной ЭВМ серии 8031) предназначена для проведения лабораторных работ связанных с аналого-цифрового и частотного преобразования, а также с обработкой дискретных сигналов. Схема электрическая принципиальная платы расширения прилагается. Перечень интегральных микросхем, а также их аналоги, используемые в стенде - в таблице №1

6.2.Цифроаналоговый преобразователь

ЦАП выполнен на микросхеме КР572ПА1 DA1(10 разрядный ЦАП). Входными сигналами для ЦАП являются линии порта РА0-РА7, РС0, РС1 микросхемы КР580 ВВ55. Выходной сигнал снимается с разъема BNC.

8888 – 4 разрядная динамическая индикация;

ИПУ- Интерфейс периферийных устройств;

ЦАП - Цифроаналоговый преобразователь;

СДИ - Светодиодные индикаторы;

ЗСИ – Знакосинтезирующий индикатор 5х7;

ГФЧ – Генератор с фиксированной частотой;

ГПЧ – Генератор с переменной частотой;

INT – Кнопки запроса прерывания;

ИИН – источник измеряемого напряжения.

  1. Структурная схема платы расширения

6.3.Аналого-цифровой преобразователь

АЦП выполнен на микросхеме КР572ПА1 (10 разрядный ЦАП), интегральном компараторе КР554СА3 DA1, инверторе К155ЛН1 DD3. Входным аналоговым сигналом для АЦП являются сигнал с переменного резистора R27. Линии порта РА0-РА7, РС0, РС1 микросхемы КР580 ВВ55 (см. схему стенда) используются для формирования цифрового входного кода (соответственно D0-D9). На выходе ЦАПа-(преобразователя ток - напряжение) формируется напряжения пропорционального входному коду. Сигнал срабатывания компаратора снимается с (DD3-1) вход ОЭВМ Р1.7. Срабатывание компаратора визуально видно по загоранию светодиода HL9. Если на Р1.7 "0" светодиод светится.