
- •1.Закон Мура в електроніці.
- •2. Основні тенденції розвитку комп’ютерної електроніки.
- •3. Продуктивність комп’ютерних систем та методи їх підвищення.
- •4. Фізичні обмеження в елементах комп’ютерів.
- •5. Інформація, інформаційний процес, вимоги до інформації.
- •6. Носії інформації та їх класифікація.
- •7. Сигнали та їх класифікації
- •8. Математичне представлення сигналів. Типи сигналів
- •9. Закони для булевих операцій.
- •10. Аналітичне представлення булевих функцій.
- •11. Арифметичні операції над числами, представлених в додаткових кодах.
- •12. Основні булеві функції Функції:
- •13. Способи задання булевих функцій
- •14. Буливі функції однієї змінної
- •15. Типи логічних елементів
- •16Аналітичне представлення булевих операцій
- •17. Елементи, вузли, пристрої кс
- •18. Потенціальні та імпульсні сигнали
- •Позитивний.
- •Негативний.
- •19.Класифікація елементів в комп’ютері
- •20. Імс та їх класифікація
- •26. Основні параметри цімс
- •27.Характеристики мікросхем
- •28.Швидкодія логічних мікросхем
- •29.Зп пристрої та їх класифікація
- •30. Функціональна схема ram. Статичні озп
- •32. Динамічні озп. Класифікація динамічних озп
- •36Елемент пам’яті на мнон транзисторі
- •37. Елемент пам’яті на лізмон транзисторі
- •38.Тригери та їх різновиди
- •39.Синхронізація роботи тригерів
- •40. Схемотехнічні принципи побудови тригерів. Jk тригери
- •41.Д тригери і т тригери
- •42. Лічильники імпульсів.
- •43. Асинхронні і синхронні лічильники
- •44. Дешифратори. Класифікація, основні характеристики.
- •45. Мультиплексори
- •46. Демультиплексори
- •47. Архітектура комп’ютерів:. Прінстонська і Гарвардська
- •48. Основні принципи Нейманівської архітектури є 2 блоки формування цих принципів.
- •49. Класифікація архітектур обчислювальних систем
- •50. Класифікація архітектур за взаємодією цп, пп, оп.
- •51. Класифікація архітектур за взаємодією потоків команд і даних
- •52. Способи вдосконалення архітектур
- •53. Мікропроцесор та його функції
- •54. Основні параметри мп.
- •55. Характеристика мп 80386 та 80486.
- •56.Характеристика мп типу Pentium
- •57. Характеристика мп типу Pentium Pro
- •58. Характеристика мп ммх та Pentium II
- •59.Характеристика мп Pentium III
- •60.Технологія нт.
- •61. Характеристика мп типу Celeron.
- •62.Характеристика мп Pentium 4.
- •63. Технологія гіперконвеєрної обробки.
- •64.Характеристика мп типу risk.
- •65. Характеристика мп Over Drive.
- •66. Компоненти що входять до складу мп.
- •67. Операційна та інтерфейс на частини мп.
- •68. Функціональна схема пу мп.
- •69. Функціональна схема алп.
- •Мікропроцесорна пам'ять.
- •71. Типи регістрів мпп.
- •72. Універсальні регістри.
- •73. Сегментні регісти.
- •74. Регістри зміщень.
- •75. Регістри прапорців.
- •76. Управляючі прапорці.
- •77. Призначення інтерфейсної частини мп.
- •78. Інтерфейси евм.
- •79. Шини розширень.
- •80. Локальні шини.
- •81. Периферійні шини.
- •82.Універсальні послідовні шини.
- •83. Послідовна шина usb.
- •84. Станадарт ieee(Fire Wire).
- •85. Послідовний інтерфейс sata.
- •86. Послідовний інтерфейс sas.
- •87. Сімейство послідовних інтерфейсів pci Express.
- •88. Безпровідні інтерфейси.
- •89. Інтерфейс IrDa.
- •90. Інтерфейс Bluetooth.
- •91.Інтерфейс wusb.
- •92.Сімейство інтерфейсів wi fi.
- •93. Інтерфейс wi Max.
- •94. Синхронний та асинхронний sr-тригери.
- •95. Асинхронний сумуючий лічильник.
- •99. Часові характеристики цифрового сигналу. Синхроімпульси.
- •100. Архітектура, як інтерфейс між рівнями фізичної підсистеми.
- •101. Лічильники. Логічна стуктура лічильника. Режими роботи.
- •102. Шифратори:характеристика,класифікація.
- •103. Способи підвищення продуктивності кс.
- •104. Тегова пам'ять. Дискриптори.
- •105. Домен-як адресний простір.
- •106. Ключ на біп- транзисторі.
- •107. Вхідна характеристика логічного елемента.
- •108. Вихідна характеристика логічного елемента.
- •109. Передаточна характеристика логічного елемента.
- •110. Динамічні параметри логічних елементів.
- •111. Швидкодія логічних мікросхем.
- •112. Вимірювання часових параметрів сигналів.
63. Технологія гіперконвеєрної обробки.
Технологія гіперконвейерної обробки підвищує пропускну здатність конвейера, що забезпечує збільшення продуктивності і тактової частоти. Зокрема, один з основних конвейерів МП – конвейер передбачення розгалужень/повертань розгалужень, має глибину конвейерної обробки в 31 крок (проти
20 кроків в МП Pentium 4 з суперконвейерної обробкою).
64.Характеристика мп типу risk.
МП цього типу містять набір простих, найчастіше використовуваних команд. При необхідності виконання більш складніших команд в МП проводиться їх автоматичне збирання з простих. В цих МП всі прості команди мають однаковий розмір і на виконання кожної з них тратиться один машинний такт
(в CISC – 4 такти). Сучасні 64-розрядні RISC МП випускаються фірмами: Apple, IBM(PPC), DEC(Alpha), HP(PA), Sun (Ultra SPARC).
МП RISC характеризуються дуже високою швидкодією, але вони програмно не сумісні з CISC – процесорами при виконанні програм для ПК IBM PC, вони можуть лише моделювати МП типу CISC на програмному рівні, що приводить до різкого зменшення їх ефективної продуктивності.
65. Характеристика мп Over Drive.
Інтерес представляють МП Over Drive, по суті є своєрідними співпроцесорами, що забезпечують для МП 80486 режими роботи і ефективну швидкодію, характерні для МП Pentium, а для МП Pentium збільшення їх продуктивності (збільшують їх внутрішню частоту).
66. Компоненти що входять до складу мп.
В склад МП Pentium входять наступні фізичні компоненти:
Core [kor] – ядро МП;
Execution Unit [`junit] – виконуючий модуль;
Integer ALU – АЛП для операцій з цілими числами (з фіксованою комою);
Registers – регістри;
Floating Point Unit – блок для роботи з числами з плаваючою комою;
Primary Cache – кеш першого рівня, в тому числі кеш-даних (Data Cache) і кеш команд (Code Cache).
Instruction Decode and Prefetch Unit I Branck Predictor – блоки декодування інструкцій, випереджаючою їх виконання і передбачення розгалужень;
Bus Interface – інтерфейсні шини, в тому числі 64- і 32-бітова і вихід на системну шину до ОП.
67. Операційна та інтерфейс на частини мп.
Функціонально МП можна розділити на дві частини:
операційну частину, що містить пристрій управління (ПУ), арифметико-логічний пристрій (АЛП), мікропроцесорну пам’ять (МПП);
інтерфейсну частину, що містить адресні регістри МПП; блок регістрів команд-регістри пам’яті для збереження кодів команд, виконуваних в найближчі такти; схеми управління шиною і портами.
Обидві частини МП працюють паралельно, при чому інтерфейс на частина випереджує операційну, так що вибірка чергової команди з пам’яті (її запис в блок регістрів команд і попередній аналіз) виконується під час виконання операційною частиною попередньої команди. Сучасні МП мають декілька груп регістрів і інтерфейсної частини, що працюють з різною степінню виродження, що дозволяє виконувати операції в конвейерному режимі. Така організація МП дозволяє суттєво підвищити його ефективну швидкодію.
пристрій керування (ПК), який формує, і подає в усі блоки комп'ютеру в потрібні моменти часу певні сигнали керування; формує адреси комірок пам'яті, що використовуються операцією, яка виконується, і передає ці адреси у відповідні блоки комп'ютера. Послідовність імпульсів пристрій керування одержує від генератора тактових імпульсів;
арифметико-логічний пристрій (АЛП), призначений для виконання усіх арифметичних і логічних операцій над числовою і символьною інформацією. У деяких моделях комп'ютерів для прискорення виконання операцій до АЛП підключається додатковий математичний співпроцесор;
мікропроцесорна пам'ять (МПП), призначена для короткочасного збереження, запису і видавання інформації, що використовується в обчисленнях у найближчі такти роботи комп'ютера.