
- •Микросхема к155ид1
- •Микросхема к155ид3
- •Микросхема к555ид6
- •Микросхема к555ид7
- •Микросхема к155ид12
- •Микросхема к533ид19
- •Микросхема к155тр2
- •Микросхема к155тm2
- •Микросхема к555тb9
- •Микросхема к155иp1
- •Микросхема к555иp11
- •Микросхема к531иp12
- •Микросхема к155иp13
- •Микросхема к155иp15
- •Микросхема к555иp16
- •Микросхема к531иp18
- •М икросхема к531иp19
- •Микросхема к555иp22 (ир23, ир27)
- •Микросхема к533иp25
- •Микросхема к155ие2
- •Микросхема к155ие4
- •Микросхема к155ие5
- •Микросхема к155ие6
- •Микросхема к155ие7
- •Микросхема к155ие9
- •Микросхема к555ие11
- •Микросхема к555ие14
- •Микросхема к155ип3
- •Микросхема к155иm3
- •Микросхема к155иm6
Микросхема к155ие4
Микросхема ИЕ4 — это четырехразрядный двоичный счетчик-делитель. Внутренняя структура, цоколевка и условное обозначение приведены на рисунке. Счетчик состоит из четырех JК-триггеров, образующих два независимых делителя на 2 и на 6. Счетчик имеет два входа R для синхронного сброса (обнуления), выводы 6 и 7. Входы R имеют на входе логику И-НЕ. Тактовые входы инверсные динамические, поэтому переключение триггеров происходит спадом тактового импульса.
Чтобы получить делитель на 12, необходимо внешней перемычкой соединить делители на 2 и 6, замкнув выводы микросхемы 12 и 1. Входную последовательность импульсов необходимо подать на тактовый вход первого триггера (вывод 14). При этом происходит одновременное деление на 2, 6 и 12 (выводы 12, 9, 8 соответственно).
Когда счетчик используют как делитель на 6 и 3 (выводы 8 и 9, 11 соответственно), то входную последовательность импульсов подают на тактовые входы двух последующих триггеров (вывод 1), а выводы 12 и 1 не соединяют.
Состояния счетчика и последовательность счета даны в таблице.
Таблица Состояния счетчика ИЕ4
Входы сброса |
Входы |
||||
R1 |
R2 |
Q0 |
Q1 |
Q2 |
Q3 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
Счет Счет Счет
|
|||
1 |
0 |
||||
0 |
0 |
Микросхема к155ие5
Микросхема ИЕ-5 является четырехразрядным асинхронным счетчиком. Цоколевка и условное обозначение приведены на pисунке. Счетчик состоит из четырех JK-триггеров, образующих два независимых делителя на 2 и на 8. Счетчик имеет два входа R, объединенных по И-НЕ, для синхронного сброса (обнуления), выводы 2 и 3. Тактовые входы всех триггеров инверсные динамические, поэтому переключение триггеров будет происходить спадом импульса.
Чтобы получить делитель на 16, необходимо внешней перемычкой соединить делители на 2 и 8, замкнув выводы микросхемы 12 и 1. Входную последовательность импульсов необходимо подать на тактовый вход первого триггера (вывод 14). При этом происходит одновременное деление на 2, 4, 8 и 16 по выводам 12, 9, 8. 11
При использовании ИЕ5 как трехразрядного двоичного счетчика (деление на 2, 4, 8) входную последовательность необходимо подать на тактовый вход второго триггера (вывод 1) и выводы 12 и 1 не соединять. С выходов (выводы 9, 8, 11) получим соответственно деление на 2, 4, 8. Первый триггер можно использовать как двоичный элемент для деления на 2 (вход С0, вывод 14, а выход Q0, вывод 12). Последовательность счета для ИЕ5 дана в таблице.
Таблица Состояние счетчика ИЕ5
Входы сброса
|
Выходы
|
||||
R1 |
R2 |
Q0 |
Q1 |
Q2 |
Q3 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
Счет Счет Счет
|
|||
1 |
0 |
||||
0 |
0 |