Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Справочник ТТЛ.doc
Скачиваний:
0
Добавлен:
08.02.2020
Размер:
1.54 Mб
Скачать

МИНЭНЕРГО РФ

Государственное образовательное учреждение

«Белгородский индустриальный колледж»

Микросхемы транзисторно-транзисторной логики

Справочное пособие для курсового проектирования

Разработал преподаватель ___________________ /Феоктистова В.Н./

2004

Логические элементы

Микросхема К155ЛН1 Микросхема К155ЛИ1 Микросхема К155ЛИ3

Микросхема К155ЛА3 Микросхема К155ЛА4 Микросхема К155ЛА1

Микросхема К155ЛЛ1 Микросхема К155ЛЕ1 Микросхема К155ЛЕ4

Микросхема К155ЛЕ3 Микросхема К155ЛП5

Микросхема к155ид1

Микросхемы типа ИД (ИД1, ИДЗ...ИД16, ИД18, ИД19) представляют собой дешифраторы.

Микросхема ИД1 — это двоично-десятичный высоковольтный дешифратор. Цоколёвка и обозначение приведены на рисунке. Он предназначен для преобразования двоичного кода в десятичный и управления цифрами газоразрядного индикатора. Дешифратор состоит из логических схем, выполненных на элементах ТТЛ и десяти высо­ковольтных транзисторах, у которых переход подложка — скрытный слой коллектора образуют лавинный диод, фиксирую­щий потенциал коллектора на определенном уровне. Он прини­мает входной четырехразрядный код АО...A3 (активные уровни — низкие) и выдает напряжение низкого уровня по одному из де­сяти выходов YO...Y9. На входы АО...A3 поступают числа от О до 9 в двоичном коде, при этом открывается соответствующий выходной транзистор. Коды, эквивалентные числам от 10 до 15, дешифратор не отображает. Состояния дешифратора представлены в таблице.

Таблица Состояния дешифра­тора ИД1

Входы

Выходы с низкам

уровнем „0 "

A3

А2.

A1

А0

0

0

0

0

0

0

0

0

1

1

0

0

1

0

2

0

0

1

1

J

0

1

0

0

4

0

1

0

1

5

0

1

1

0

6

0

1

1

1

7

1

0

0

0

8

1

0

0

1

9

1

0

1

0

Все

выходы

отключены

1

0

1

1

1

1

0

0

1

1

0

1

1

1

1

0

1

1

1

1

Микросхема к155ид3

Микросхема ИДЗ представляет собой дешифратор - демультиплексор с 4 на 16. Он позволяет преобразовать четырехразрядный двоичный код, поступивший на входы АО....A3, в напряжение низкого уровня на одном из шестнадцати выходов 0...16. Кроме адресных входов АО...A3 устройство имеет еще два входа ЕО, Е1 разрешения дешифрации, т. е. они играют роль стробирующих входов, если на них низкий уровень напряжения. Если хотя бы на одном из входов Е0, Е1 установить высокий уровень, то на всех выходах 0...16 будет высокий уровень напряжения независимо от того, какой код подан на входы АО...A3. Такой режим исполь­зуется при наращивании числа разрядов дешифрируемого кода.

Входы ЕО и Е1 можно использовать как логические, когда микросхема ИДЗ служит демультиплексором данных. Входы АО...A3 в этом случае используются как адресные, чтобы на­править поток данных, принимаемых входами ЕО и Е1, на один из выходов 0...16. На второй вход E, неиспользуемый в этом включении, необходимо подать напряжение низкого уровня.

Состояния ИДЗ приведены в таблице.

Таблица Состояния дешифратора ИДЗ

Входы

Выходы

A3

A2

A1

А0

0

l

2

3

4

5

6

7

8

9

10

11

12

13

14

15

0

0

0

0

0

0

0

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

0

0

0

0

0

1

1

0

1

1

1

1

1

1

1

1

1

1

1

1

1

1

0

0

0

0

1

0

1

1

0

1

1

1

1

1

1

1

1

1

1

1

1

1

0

0

0

0

1

1

1

1

1

0

1

1

1

1

1

1

1

1

1

1

1

1

0

0

0

1

0

0

1

1

1

1

0

1

1

1

1

1

1

1

1

1

1

1

0

0

0

1

0

1

1

1

1

1

1

0

1

1

1

1

1

1

1

1

1

1

0

0

0

1

1

0

1

1

1

1

1

1

0

1

1

1

1

1

1

1

1

1

0

0

0

1

1

1

1

1

1

1

1

1

1

0

1

1

1

1

1

1

1

1

0

0

1

0

0

0

1

1

1

1

1

1

1

1

0

1

1

1

1

1

1

1

0

0

1

0

0

1

1

1

1

1

1

1

1

1

1

0

1

1

1

1

1

1

0

0

1

0

1

0

1

1

1

1

1

1

1

1

1

1

0

1

1

1

1

1

0

0

1

0

1

1

1

1

1

1

1

1

1

1

1

1

1

0

1

1

1

1

0

0

1

1

0

0

1

1

1

1

1

1

1

1

1

1

1

1

0

1

1

1

0

0

1

1

0

1

1

1

1

1

1

1

1

1

1

1

1

1

1

0

1

1

0

0

1

1

1

0

1

1

1

1

1

1

1

1

1

1

1

1

1

1

0

1

0

0

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

0

0

1

X

X

X

X

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

0

X

X

X

X

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

X

X

X

X

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1

1