Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Основні поняття архітектури ПК.docx
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
2.07 Mб
Скачать

Мікроархітектура процесора і80486

Цей процесор розроблявся програмно сумісними процесорами минулих поколінь. Тактова частота 25-66 мГц, мав до 8мБ кешу команд та кешу даних.

БШ – блок щинного інтерфейсу, він синхронізує роботу зовн. пристроїв з кешом та блоком попередної вибірки.

КЕШ-кеш пам'ять розподілена на кеш команд та кеш даних.

БПВ-ПЕРЕДВИБІРКА КОМАНД, ЯКІ ПОТІМ ПЕРЕДАЮТЬСЯ на блок декодування.

БДШ-блок декодування, виконує 2-ступеневе декодування команд.

БУ-блок керування.

БВ-блок виконання.

БСег-блок сегментації.

БСтр- блок сторінкової памяті.

FPU-математичний сопроцесор.

INTEL 80486 містить:

  1. Схеми стеження за операціями шин.

  2. Системи команд доповнено спец. Командами для роботи в багатопроцесорних системах.

  3. 4-канальний набірно-асоціативний кеш.

Конвеєризація та планування молодших поколінь фірми Intel

Конвеєризація та планування-це 2 способи звертання до памяті, з метою підвищення ефективності роботи процесора(одночасний спосіб роботи усіх пристроїв мікропроцесора, які можуть працювати незалежно один від одного). При конвеєрному звертанні до памяті адреса наступної команди вираховується тоді, коли виконується попередня команда. Але адреси команд перепутувалися з адресами даних, через що виникали очікувальні цикли і економія часу була малою. Тому було використано в I80486- пакетування-як тільки відкривається доступ до 1-ої адреси, усі дані що розм. за сусідніми адресами також стають доступними, тобто 1-ша адресація відкриває шлях до множини даних, і для цього всі дані були представлені в 64-бітному форматі.

Старші покоління intel

  1. Р5(процесор)-до цих процесорів відноситься проц. Pentium, який мав частоту 60-66 мГц і PentiumMMX(P54)-76-200 мГц. Мали вони такі відмінності від попередніх:

  • Суперскалярна ар-ра.

  • Блок передбачення адреси переходу.

  • Покращений блок для обчислень чисел з плаваючою комою.

  • Засоби для задання розміру сторінок.

    Архітектура мп Pentium

  • З асоби для знаходження та виправлення помилок.

Відмінності р54 від р5

Процесори Pentium MMX були орієнтовані на мультимедію та 2D і 3D графіку. В структуру процесора було введено 8 64-розрядих регістрів, 4 нові типи даних(запакований байт, запаковане слово, запаковане подвійне слово, 4-кратне слово),та 57 нових інструкцій, для одночасної обробки даних(SIMD технологій), було покращено буфер передбачення переходів, подвоєно число буферів запису, збільшено число ступенів конвеєра, була введена арифметика з насиченням(при виявленні переповнення результат приймає значення нижньої або верхньої границі, і для знакового насичення 0000h-7FFFh, для без знакового 0000h-FFFFh)

Р-Рейтинг процесорів

  • Ця методологія розроблена фірмою Intel для визначення продуктивності процесорів інших фірм, її суть полягає в наступному:

  1. Беруть 2 системи(перевіряють чужий проц. І проц. Intel)

  2. На кожну систему завантажують відповідне ПЗ і тестується ефективність роботи кожної.

  3. Визначають на скільки тестує мий пристрій кращий/гірший.

Відмінності р6 від р5

До Р6 належать Pentium 2, Pentium PRO, Pentium 3, Celeron, Xeon.