- •Архитектура эвм и вычислительных систем Методические указания и контрольные задания для студентов заочной формы обучения
- •Содержание
- •Пояснительная записка
- •Тематический план
- •Содержание дисциплины
- •Контрольные вопросы
- •Раздел 1. Представление информации в
- •Тема 1.1 Арифметические основы эвм
- •Восьмиразрядный код
- •Контрольные вопросы
- •Тема 1.2 Формы представление двоичных чисел
- •Контрольные вопросы
- •Тема 1.3 Особенности представление информации в пк
- •Контрольные вопросы
- •Раздел 2 логические основы эвм. Элементы и узлы
- •Тема 2.1 Логические элементы и операции
- •Контрольные вопросы
- •Тема 2.2 Триггеры
- •Контрольные вопросы
- •Тема 2.3 Регистры
- •Контрольные вопросы
- •Тема 2.4 Счетчики импульсов
- •Контрольные вопросы
- •Тема 2.5 Шифраторы (кодеры)
- •Контрольные вопросы
- •Тема 2. 6 Дешифраторы (декодеры)
- •Контрольные вопросы
- •Тема 2.7 Распределитель импульсов
- •Контрольные вопросы
- •Тема 2.8 Генератор тактовых импульсов
- •К онтрольные вопросы
- •Раздел 3 основные концепции функционированя эвм
- •Тема 3.1 Принцип построения эвм по «Фон Нейману»
- •Тема 3.2 Эволюция структурных схем эвм
- •Тема 3.3 Организация функционирования эвм с магистральной архитектурой
- •Контрольные вопросы
- •Тема 3.4 Организация работы эвм при выполнении программы
- •Контрольные вопросы
- •Тема 3.5 Особенности управления основной памятью эвм
- •Адресное пространство программы d Таблица сегментов программы d оп
- •Контрольные вопросы
- •Тема 3.6 Ресурсы эвм
- •Контрольные вопросы
- •Раздел 4 функциональная и структурная
- •Тема 4.1 Основные блоки пк и их назначение
- •Контрольные вопросы
- •Тема 4.2 Интерфейс
- •Контрольные вопросы
- •Тема 4.3 Функциональные характеристики пк
- •Контрольные вопросы
- •Раздел 5 микропроцессоры
- •Тема 5.1 Параметры микропроцессора
- •Контрольные вопросы
- •Тема 5.2 Системы команд и соответствующие классы процессоров
- •Контрольные вопросы
- •Тема 5.3 Режимы процессора
- •Контрольные вопросы
- •Тема 5.4 Функциональная структура микропроцессора
- •Контрольные вопросы
- •Раздел 6 основы программирования процессора
- •Тема 6.1 Элементы программирования на языке ассемблер
- •Контрольные вопросы
- •Тема 6. 2 Основные команды языка ассемблер
- •Контрольные вопросы
- •Тема 6. 3 Процедуры формирования программы
- •Контрольные вопросы
- •Тема 6.4 Структура исходной программы на языке ассемблера для получения
- •Контрольные вопросы
- •Тема 6.5 Краткие сведения об отладчике программ debug
- •Контрольные вопросы
- •Раздел 7 запоминающие устройства пк Тема 7.1 Иерархия памяти пк
- •Контрольные вопросы
- •Тема 7.2 Статическая и динамическая оперативная память
- •Контрольные вопросы
- •Тема 7.3 Регистровая кэш- память
- •Контрольные вопросы
- •Тема 7.4 Физическая структура оперативной памяти
- •Контрольные вопросы
- •Тема 7.5 Постоянные запоминающие устройства
- •Контрольные вопросы
- •Тема 7.6 bios, cmos ram
- •Контрольные вопросы
- •Тема 7.7 Логическая структура основной памяти
- •Непосредственно адресуемая память
- •Контрольные вопросы
- •Тема 7.8 Организация виртуальной памяти
- •Контрольные вопросы
- •Тема 7.9 Классификация внешних запоминающих устройств
- •Раздел 8 вычислительные системы
- •Тема 8.1 Классификация вычислительных систем
- •Контрольные вопросы
- •Тема 8.2 Многомашинные и многопроцессорные вс
- •Контрольные вопросы
- •Тема 8.3 Классификация архитектуры вычислительных систем
- •Контрольные вопросы
- •Тема 8.4 Архитектуры мультипроцессорных систем общего назначения
- •Контрольные вопросы
- •Методические указания по выполнению контрольных работ
- •Вопросы и задания к контрольной работе
- •Вопросы к экзамену
- •Материал для контроля остаточных знаний
- •Методические указания к практическим занятиям практическое занятие №1 Изучение принципа выполнения программ в эвм
- •Лабораторное занятие № 1 Изучение структуры вычислительной машины
- •Лабораторное занятие №2 Изучение аппаратных ресурсов эвм
- •Лабораторное занятие № 3 Изучение основных типов процессоров и их характеристик
- •Перечень литературы
- •Средства обучения
Вопросы к экзамену
по дисциплине «Архитектура ЭВМ и вычислительных систем»
для студентов заочной формы обучения
Классификация ЭВМ по этапам создания и по размерам и вычислительной мощности.
2. Классификация ЭВМ форме представления информации и по назначению.
3. Арифметические основы ЭВМ
4. Формы представление двоичных чисел в ЭВМ.
5. Единицы измерения двоичной информации в ПК. Поля переменной и
постоянной длины.
6. Структурные записи двоичного числа в разрядной сетке ПК. Упакованные и
распакованные форматы полей переменной длины.
7. Основной международный стандарт для кодирования управляющих
символов и букв латинского алфавита.
8. Логические элементы и операции.
9. Синхронные и асинхронные триггеры.
10. Параллельные и последовательные регистры.
11. Счетчики импульсов.
12. Шифраторы и дешифраторы.
13. Распределитель импульсов и генератор тактовых импульсов.
14. Принцип построения ЭВМ по «Фон Нейману».
15. Структуры команд.
16. Эволюция структурных схем ЭВМ.
17. Организация функционирования ЭВМ с магистральной архитектурой.
18. Организация работы ЭВМ при выполнении программы пользователя.
20. Динамическая трансляция адресов.
21. Особенности управления основной памятью ЭВМ.
22. Ресурсы ЭВМ.
23. Режимы DMA и прерываний.
24. Функциональная структурная схема МП.
25. Назначение и состав системной шины ЭВМ.
26. Назначение и состав основной и внешней памяти ЭВМ.
27. Классификация периферийных устройств ПК.
28. Дополнительные интегральные микросхемы, расширяющие и улучшающие
функциональные возможности микропроцессора.
29. Структурная схема персонального компьютера.
30. Системный интерфейс и интерфейс ввода-вывода.
31. Функциональные характеристики ПК.
32. Параметры микропроцессора
33. Системы команд микропроцессоров.
34. Классы процессоров в зависимости от состава инструкций.
35. Реальный, защищенный и виртуальный реальный режимы работы ЭВМ.
36. Функциональная схема устройства управления МП.
37. Микропроцессорная память.
38. Интерфейсная часть МП.
39. Алфавит, константы и операторы языка ассемблер.
40. Директивы и модификаторы языка ассемблер.
41. Основные команды языка ассемблер.
42. Процедуры формирования программы.
43. Структура исходной программы на языке ассемблера для получения
исполняемой программы .ехе.
44. Краткие сведения об отладчике программ DEBUG.
45. Иерархия памяти ПК.
46. Статическая и динамическая оперативная память.
47. Регистровая кэш- память.
48. Физическая структура оперативной памяти.
49. Структурная схема микросхемы оперативной памяти.
50. Постоянные запоминающие устройства.
51. BIOS, CMOS RAM.
52. Логическая структура основной памяти.
53. Организация виртуальной памяти.
54. Классификация внешних запоминающих устройств.
55. Классификация вычислительных систем.
56. Многомашинные и многопроцессорные ВС.
57. Классификация архитектуры вычислительных систем.
58. Архитектуры мультипроцессорных систем общего назначения.
