- •Микропроцессоры: определение, назначение, основные понятия: мп, мпс, мк и др.
- •Классификация мп
- •Основные параметры мп
- •Системы эвм
- •5 Обобщенная структурная схема мп
- •6 Типичный машинный цикл
- •7 Пути обработки командного и информационного слова
- •8 Архитектура процессоров. Принстонская и гарвардская архитектуры.
- •10 Система команд мп: операции над числами с ф.З. И Пл.З. Условные и безусловные переходы, циклы и др.
- •11 Форматы команд и способы адресации.
- •12 Организация подсистемы прерываний мпс. Классы прерываний. Структурная схема системы. Приоритеты прерываний.
- •13 Контроллер прерываний кр580вн59: схема, режим работы.
- •14 Семейства бис кр580; фирмы Intel
- •15 Микропроцессор кр580вм80а: принципы функционирования, уго, структурная схема.
- •16 Микропроцессор кр580вм80а: уго, схема временные диаграммы командного цикла.
- •17 Микропроцессор бис кр580вм8а уго, схема вд цикла прерываний
- •18 Микропроцессор бис кр580вм8а уго, схема, вд ввода/вывода
- •19 Параллельный интерфейс бис кр580вв55, уго, схема, режимы работы.
- •2 0 Последовательный интерфейс бис кр580вв51.
- •21 Организация режима прямого доступа в память (пдп). Контроллер пдп кр580вт57, уго, схема, режимы работы.
- •22 Организация службы времени. Программируемый таймер кр580ви53. Уго, схема, режимы работы.
- •23 Контроллер видеотерминала кр580вг75: уго структурная схема принцип действия.
- •24 Схема включения контроллера бис кр580вг75 в мпс.
- •25 Особенности архитектуры мп 80486: структурная схема, вд работы. Режимы работы: реальный, защищенный.
- •26 Особенности архитектуры мп Pentium: структурная схема, вд работы.
- •27 Семейство микро-эвм, ключевые мс пк imb pc и совместимые с ними.
- •28 Микроконтроллеры: определение, назначение, структурная схема технологической системы управления.
- •29 Архитектура мк cisk, risk.
- •30 Типы мкс.
- •31 Типовая структура мк
- •32 Функциональная схема мк
- •33 Цпу мк. Архитектура цпу.
- •34 Организация памяти мк.
- •35 Параллельные порты ввода-вывода мк.
- •36 Последовательные порты ввода-вывода мк.
- •37 Функциональная схема ацп мк sasb 80c515
- •38. Блок таймеров и поддержка режима «реального времени».
- •39. Сторожевой таймер.
- •40. Эволюция архитектуры мк: 4-х, 8-и, 16-и, 32-х, 64-х – разрядные мк.
- •41. Интегрированная среда разработки по (ис рпо) для семейства мк avr.
- •42. Программирование мк на языке Ассемблер: процедуры, подпрограммы, директивы.
- •43. Интерфейс встраиваемых мпс: физический и логический. Шины pci, vmEи др.
- •44. Шина usb: характеристики, топология, режимы работы.
- •45. Jtag – интерфейс системные функции на его основе.
- •46. Программируемые логические матрицы и плис.
- •47. Вычислительные системы: определение, назначение, классификация.
- •48. Многопроцессорные вс. Структурная схема.
- •49. Многомашинные вс. Вс с коммутационной матрицей, структурные схемы.
- •50.Проектирование мпс. Средства и методы комплексной отладки мпс.
23 Контроллер видеотерминала кр580вг75: уго структурная схема принцип действия.
ИМС ВГ85 представляет собой программируемый контроллер ЭЛТ, предназначенный для связи растровых сканирующих дисплеев с МПС. Основное назначения данной БИС – согласование синхронного режима работы дисплея с асинхронным режимом обмена внутри МПС посредством буферизации информации, поступающей из памяти системы.
МС размещена в пластиковом корпусе с 40 выводами U=5B
Дисплей обеспечивает отображение информации хранящейся в памяти МПС в виде буквенно-цифровых символов либо в графической форме. Информация отображается в виде дискретов точек высвечиваемых на экране при движении луча слева на право по телевизионной строке. Изображение состоит из знаковых рядов, которые объединяются в строки. Обратный ход луча по строке и по кадру дорожек гасится.
Число знаковых рядов в кадре, телевизионных строк и знаков в ряду, длительность обратного хода по строке и по кадру являются программируемыми.
Контроллер обеспечивает буферизацию (накопление) отображаемой информации, формирование сигналов синхронизации строчной и кадровой развёртки, генерацию курсора, обнаружение сигнала светового пера.
Возможность программной перестройки режимов работы контроллера ВГ75 обеспечивает гибкость его использования в МПС-ах.
8-разрядный
двунаправленный буфер ШД контроллера
имеет выходы с тремя состояниями и
используется для передачи информации,
которой контроллер обменивается с МПС.
Блок управления чтением, записью и ПДП
содержит регистры команд, параметров
и состояния. Управление записью и
считыванием осуществляется сигналами
,
А0. В режиме ПДП дополнительным сигналом
выбора МС является низкий уровень на
входе
.
Программируемый счетчик знаков задает число знаков в отображаемом ряду и в обратном ходе по строке. Управление счетчиком осуществляется по входу ТКЗ (тактовый знаковый сигнал). Программируемый счетчик строк задает кол-во строк в отображаемом ряду знаков. Его входы используются для адресации внешних ПЗУ/ППЗУ, для адресации знакогенератора. Программируемый счетчик рядов задает число рядов в отображаемом кадре и обратном ходе по кадрам. В регистре светового пера записывается информация о положении св. пера на экране. Стробирование информации в эти регистры осуществляется сигналом ССП (сигнал св. пера). Схемы управления разверткой и видеосигналом видеотерминала формирует сигналы ГК и ГС (гашение обр. хода по кадру/строке), ГШЛ (гашение луча) и другие.
Два буфера по 80 знаков каждый заполняются кодами отображаемых знаков из памяти МПС. Два регистра стека используются для хранения кодов атрибутов поля из памяти отображаемых знаков (по 16 знаков. При работе контроллера информация из памяти МПС, через контроллер ПДП поступает в буферы рядов контроллера лучевой трубки, 2 буфера рядов работают поочередно, в то время когда содержимое одного буфера отображается на экране, другой накапливает информацию для следующего кадра.
Растровый дисплей отображает ряды знаков по одной строке в каждый момент времени. Поэтому код знака на выходе контроллера ЭЛТ подвергается построчной дешифрации с помощью генераторов знаков ГЗ(0-6). ГЗ представляет собой небольшое ПЗУ, в котором хранится 26 (64) алфавитно-цифровых знака кодом КОИ-7 (код передачи информации 7–значный), на его адресные входы А(3-0) поступают коды знака, связанные со счетчиком строк. 7-разрядный. Выходы ПЗУ соответствуют 7 точкам которые составляют сегмент одного знака. Выход ПЗУ соединен со входом параллельного сдвигового регистра, тактируемого сигналом с частотой, равной частоте генерации точек на экране. Выход этого регистра подается на видеовход ЭЛТ. Ряды знаков один за другим заполняются в кадре. Во время отображения последнего ряда контроллер ВГ75 посылает сигнал ЗПР в МП. МП вызывает подпрограмму обработки прерываний, сигнал ЗПР снимается после считывания слова состояния контроллера. Счетчик строк увеличивается на 1 во время обратного хода по строке. Счет может вестись либо с адреса А1 либо с А0 – в зависимости от нумерации.
