Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Ответы на ЭКЗ Билеты по МПС.docx
Скачиваний:
4
Добавлен:
01.03.2025
Размер:
4.5 Mб
Скачать

24 Схема включения контроллера бис кр580вг75 в мпс.

Вся теория по ВГ75 в предыдущем ответе.

25 Особенности архитектуры мп 80486: структурная схема, вд работы. Режимы работы: реальный, защищенный.

МП Intel 80486 реализован с использованием новой архитектуры по сравнению с предшествующими моделями.(С моделями типа Intel 80x86) Повышение производительности в 2-4 раза по сравнению с предшественниками достигнуто в данной схеме за счет новых решений архитектуры. Внутренняя ШД увеличена до 64 разрядов, КЕШ память, математический сопроцессор выполнен на одном кристалле с основным процессором. Микросхема содержит более 1.3 миллиона транзисторов. Корпус микросхемы выполнен в виде матрицы со 168 штырьковыми выводами, столбцы выводов пронумерованы от ключа с лева не право буквами латинского алфавита ( от A до S ) а строки снизу в верх арабскими цифрами.

В состав структурной схемы микросхемы входят

  1. целочисленное устройство

  2. устройство с плавающей точкой соответствует математическому сопроцессору Intel 80387. Оно содержит собственный стек из 8ми 80ти разрядных регистров и содержит схему для работы с форматами чисел с плавающей запятой.

  3. устройство управления

  4. диспетчер памяти

  5. устройство команд.

  6. КЕШ память

  7. шинное устройство.

Шинное устройство подтверждает обмен информацией МП и памятью с контроллерами ввода-вывода и др. активными устройствами. Оно содержит ША, ШУ, схему управления размером шины ( Разрядность) , пакетами данных, КЭШем, приоритетами. Шинное устройство осуществляет обмен по 32-разрядной, двунаправленной ШД, 34-разрядной ША и 32-разрядной ШУ. Набор линий шин управления, циклы обмена отличаются от 386 процессора таким образом, что за 1 цикл может осуществляться передача слов разрядностью кратной байту. ША включает 30 адресных линий и 4 линии выбора байта. ШД с побайтовой организацией передачи. К отличиям шинного устройства можно отнести машинный такт длительностью в 1 период внешнего синхросигнала.

КЭШ-память представляет собой быстродействующую буферную память ограниченного объема, но повышенного быстродействия. Когда процессор обращается за следующей командой или данными в КЭШ память (КЭШ попадание) то временной цикл на извлечение этой информации из основной оперативной памяти не нужен. При отсутствии необходимой информации в КЭШ памяти (КЭШ промах) необходимо производить выбор ее из основной оперативной памяти и одновременно записать в КЭШ память. Высокий процент КЭШ попаданий повышает производительность МП. Считается граничная цифра попаданий не ниже 80%. В 486 МП при использовании его в МПС возможна организация 2х уровневого КЭШа . ( первый уровень на кристалле МП а другой вынесен). Адресация данной КЕШ памяти выполняется 22х разрядными командами адресации.

Устройство команд содержит:

Блок предварительной выборки

Блок выборки и дешифрации

Находящиеся в КЕШ памяти команды доступны блоку предварительной выборки команд, который имеет очередь команд ожидающих выполнения.

Блок Местного управления осуществляет интерпретацию слова команды и формирует управление микропрограммой и ее исполнения.

В восстав целочисленного устройства входит АЛУ и 8 32-разрядных РОНов и многоразрядный сдвигатель, используемый при арифметических и логических операциях, при операциях умножения-деления. Содержимое РОНов подается в устройство сегментации по отдельной 32х разрядной шине.

Устройство с плавающей точкой соответствует математическому сопроцессору Intel 80387. Оно содержит собственный стек из 8ми 80ти разрядных регистров и содержит схему для работы с форматами чисел с плавающей запятой.

Диспетчер памяти состоит из устройств сегментации и страничного преобразования и обеспечивает формирование физических адресов, сначала в приделах сегмента, а затем в приделах страницы. И поддерживает 2 основных режима работы МП. (Реальный и Защищенный)

В реальном режиме МП работает с очень высоким быстродействием , при этом реализуется расширенный набор команд, используется большой объем памяти и различные методы адресации.

В защищенном режиме выполняется несколько программ одновременно. В этом случае необходима защита от несанкционированного доступа пользователей к задачам друг друга. Устройство страничной адресации действует только в защищенном режиме. Когда каждый сегмент разделяется на страницы памяти, размером по 4Кб которые могут размещаться в любом месте памяти. Устройство сегментации и страничной адресации обеспечивают гибкость МПС и защиту информации.

Набор регистров 486МП включают в себя все регистры 386МП и 387сопроцессора. Кроме того в систему добавлено 3 системных регистра, регистры для операндов с плавающей запятой.