
- •Микропроцессоры: определение, назначение, основные понятия: мп, мпс, мк и др.
- •Классификация мп
- •Основные параметры мп
- •Системы эвм
- •5 Обобщенная структурная схема мп
- •6 Типичный машинный цикл
- •7 Пути обработки командного и информационного слова
- •8 Архитектура процессоров. Принстонская и гарвардская архитектуры.
- •10 Система команд мп: операции над числами с ф.З. И Пл.З. Условные и безусловные переходы, циклы и др.
- •11 Форматы команд и способы адресации.
- •12 Организация подсистемы прерываний мпс. Классы прерываний. Структурная схема системы. Приоритеты прерываний.
- •13 Контроллер прерываний кр580вн59: схема, режим работы.
- •14 Семейства бис кр580; фирмы Intel
- •15 Микропроцессор кр580вм80а: принципы функционирования, уго, структурная схема.
- •16 Микропроцессор кр580вм80а: уго, схема временные диаграммы командного цикла.
- •17 Микропроцессор бис кр580вм8а уго, схема вд цикла прерываний
- •18 Микропроцессор бис кр580вм8а уго, схема, вд ввода/вывода
- •19 Параллельный интерфейс бис кр580вв55, уго, схема, режимы работы.
- •2 0 Последовательный интерфейс бис кр580вв51.
- •21 Организация режима прямого доступа в память (пдп). Контроллер пдп кр580вт57, уго, схема, режимы работы.
- •22 Организация службы времени. Программируемый таймер кр580ви53. Уго, схема, режимы работы.
- •23 Контроллер видеотерминала кр580вг75: уго структурная схема принцип действия.
- •24 Схема включения контроллера бис кр580вг75 в мпс.
- •25 Особенности архитектуры мп 80486: структурная схема, вд работы. Режимы работы: реальный, защищенный.
- •26 Особенности архитектуры мп Pentium: структурная схема, вд работы.
- •27 Семейство микро-эвм, ключевые мс пк imb pc и совместимые с ними.
- •28 Микроконтроллеры: определение, назначение, структурная схема технологической системы управления.
- •29 Архитектура мк cisk, risk.
- •30 Типы мкс.
- •31 Типовая структура мк
- •32 Функциональная схема мк
- •33 Цпу мк. Архитектура цпу.
- •34 Организация памяти мк.
- •35 Параллельные порты ввода-вывода мк.
- •36 Последовательные порты ввода-вывода мк.
- •37 Функциональная схема ацп мк sasb 80c515
- •38. Блок таймеров и поддержка режима «реального времени».
- •39. Сторожевой таймер.
- •40. Эволюция архитектуры мк: 4-х, 8-и, 16-и, 32-х, 64-х – разрядные мк.
- •41. Интегрированная среда разработки по (ис рпо) для семейства мк avr.
- •42. Программирование мк на языке Ассемблер: процедуры, подпрограммы, директивы.
- •43. Интерфейс встраиваемых мпс: физический и логический. Шины pci, vmEи др.
- •44. Шина usb: характеристики, топология, режимы работы.
- •45. Jtag – интерфейс системные функции на его основе.
- •46. Программируемые логические матрицы и плис.
- •47. Вычислительные системы: определение, назначение, классификация.
- •48. Многопроцессорные вс. Структурная схема.
- •49. Многомашинные вс. Вс с коммутационной матрицей, структурные схемы.
- •50.Проектирование мпс. Средства и методы комплексной отладки мпс.
24 Схема включения контроллера бис кр580вг75 в мпс.
Вся теория по ВГ75 в предыдущем ответе.
25 Особенности архитектуры мп 80486: структурная схема, вд работы. Режимы работы: реальный, защищенный.
МП Intel 80486 реализован с использованием новой архитектуры по сравнению с предшествующими моделями.(С моделями типа Intel 80x86) Повышение производительности в 2-4 раза по сравнению с предшественниками достигнуто в данной схеме за счет новых решений архитектуры. Внутренняя ШД увеличена до 64 разрядов, КЕШ память, математический сопроцессор выполнен на одном кристалле с основным процессором. Микросхема содержит более 1.3 миллиона транзисторов. Корпус микросхемы выполнен в виде матрицы со 168 штырьковыми выводами, столбцы выводов пронумерованы от ключа с лева не право буквами латинского алфавита ( от A до S ) а строки снизу в верх арабскими цифрами.
В состав структурной схемы микросхемы входят
целочисленное устройство
устройство с плавающей точкой соответствует математическому сопроцессору Intel 80387. Оно содержит собственный стек из 8ми 80ти разрядных регистров и содержит схему для работы с форматами чисел с плавающей запятой.
устройство управления
диспетчер памяти
устройство команд.
КЕШ память
шинное устройство.
Шинное устройство подтверждает обмен информацией МП и памятью с контроллерами ввода-вывода и др. активными устройствами. Оно содержит ША, ШУ, схему управления размером шины ( Разрядность) , пакетами данных, КЭШем, приоритетами. Шинное устройство осуществляет обмен по 32-разрядной, двунаправленной ШД, 34-разрядной ША и 32-разрядной ШУ. Набор линий шин управления, циклы обмена отличаются от 386 процессора таким образом, что за 1 цикл может осуществляться передача слов разрядностью кратной байту. ША включает 30 адресных линий и 4 линии выбора байта. ШД с побайтовой организацией передачи. К отличиям шинного устройства можно отнести машинный такт длительностью в 1 период внешнего синхросигнала.
КЭШ-память представляет собой быстродействующую буферную память ограниченного объема, но повышенного быстродействия. Когда процессор обращается за следующей командой или данными в КЭШ память (КЭШ попадание) то временной цикл на извлечение этой информации из основной оперативной памяти не нужен. При отсутствии необходимой информации в КЭШ памяти (КЭШ промах) необходимо производить выбор ее из основной оперативной памяти и одновременно записать в КЭШ память. Высокий процент КЭШ попаданий повышает производительность МП. Считается граничная цифра попаданий не ниже 80%. В 486 МП при использовании его в МПС возможна организация 2х уровневого КЭШа . ( первый уровень на кристалле МП а другой вынесен). Адресация данной КЕШ памяти выполняется 22х разрядными командами адресации.
Устройство команд содержит:
Блок предварительной выборки
Блок выборки и дешифрации
Находящиеся в КЕШ памяти команды доступны блоку предварительной выборки команд, который имеет очередь команд ожидающих выполнения.
Блок Местного управления осуществляет интерпретацию слова команды и формирует управление микропрограммой и ее исполнения.
В восстав целочисленного устройства входит АЛУ и 8 32-разрядных РОНов и многоразрядный сдвигатель, используемый при арифметических и логических операциях, при операциях умножения-деления. Содержимое РОНов подается в устройство сегментации по отдельной 32х разрядной шине.
Устройство с плавающей точкой соответствует математическому сопроцессору Intel 80387. Оно содержит собственный стек из 8ми 80ти разрядных регистров и содержит схему для работы с форматами чисел с плавающей запятой.
Диспетчер памяти состоит из устройств сегментации и страничного преобразования и обеспечивает формирование физических адресов, сначала в приделах сегмента, а затем в приделах страницы. И поддерживает 2 основных режима работы МП. (Реальный и Защищенный)
В реальном режиме МП работает с очень высоким быстродействием , при этом реализуется расширенный набор команд, используется большой объем памяти и различные методы адресации.
В защищенном режиме выполняется несколько программ одновременно. В этом случае необходима защита от несанкционированного доступа пользователей к задачам друг друга. Устройство страничной адресации действует только в защищенном режиме. Когда каждый сегмент разделяется на страницы памяти, размером по 4Кб которые могут размещаться в любом месте памяти. Устройство сегментации и страничной адресации обеспечивают гибкость МПС и защиту информации.
Набор регистров 486МП включают в себя все регистры 386МП и 387сопроцессора. Кроме того в систему добавлено 3 системных регистра, регистры для операндов с плавающей запятой.