Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

Курсовой - Умножение ТТЛШ / 7 Разработка принципиальной электрической схемы устройства умножения

.doc
Скачиваний:
19
Добавлен:
02.05.2014
Размер:
25.09 Кб
Скачать

3 Разработка принципиальной электрической схемы устройства умножения

На все микросхемы подается питание от внешнего блока питания напряжением Uп=5 В. Уровень логической единицы на всех интегральных микросхемах составляет не менее 2,4В ± 5%, уровень логического нуля составляет не более 0,4 В ± 5% .

Роль задающего генератора синхроимпульсов служит генератор в интегральном исполнении 0035. Синхроимпульсы от него поступают с частотой 1,2 МГц.

Схема управляющего автомата построена на двух двойных JK-триггерах интегрального исполнения DD16, DD17, дешифратора на 16 DD1 и логических элементов.

Схема ввода состоит из кнопок, регистра ввода и преобразователя.

Кнопки 8В 1-5В 13 используются для ввода цифр и знака, подтверждения ввода операнда и сброса автомата. Приоритетные шифраторы DD20, DD21 преобразуют нажатие кнопки в ее значение кодированное Д-кодом 8421.

Регистр ввода служит для промежуточного хранения вводимой информации и выдачи ее на семисегментные индикаторы. Он реализован на интегральных микросхемах DD36-DD40.

Преобразователь, построенный на микросхемах DD41-DD64,DD167-DD174, преобразовывает данные, введенные в Д-коде, в дополнительный код.

Операция умножения выполняется с использованием регистров RGА,RGВ,RGSМ и сумматора.

Регистр RGА построен на интегральных микросхемах DD65-DD68 является 16 - разрядным регистром выдачи информации и выполняет роль множимого в данном устройстве.

Регистр RGSM построен на интегральных микросхемах DD83-DD86 является 16 - разрядным регистром сдвига и выдачи информации и выполняет роль множителя в данном устройстве.

Регистр RGSМ построен на интегральных микросхемах DD123-DD126 является 16 - разрядным регистром сдвига и выдачи информации и служит для хранения промежуточного и конечного результата.

Интегральные микросхемы DD111-DD118 образуют асинхронный сумматор.

Результат, находящийся в регистре сумматора, выводится на семисегментные индикаторы через преобразователь данных из дополнительного кода в Д-код 8421. Этот преобразователь построен на интегральных микросхемах DD127-DD161,DD175-DD182.

Вывод на семисегментные индикаторы осуществляются при помощи специальных дешифраторов DD162-DD166, предназначенные для управления семисегментными индикаторами.

Остальные интегральные микросхемы участвуют или в управлении операционным автоматом, или в формировании информационных сигналов для управляющего автомата.

/1ист

Ас-

Шламу.

Подпись

Д=тс