- •3.Дифференцирующие и интегрирующие цепи
- •5.Стабилизатор напряжения
- •6.Усилительный каскад на биполярном транзисторе с общим эмиттером.
- •7.Усилители мощности
- •8.Дифференциальные усилители
- •9.Операционный усилитель. Основные характеристики.
- •Простейшее включение оу
- •Классификация оу По типу элементной базы
- •10. Отрицательная обратная связь. Свойства оу с отрицательной обратной связью
- •11.Инвертирующий усилитель на оу
- •12.Неинвертирующий усилитель на оу
- •13.Суммирующий усилитель на оу
- •15.Дифференциатор
- •Идеальный дифференциатор
- •Реальный дифференциатор
- •Компараторы
- •16.Логарифмические и экспоненциальные преобразователи на оу
- •17.Активные фильтры на оу
- •14.Интегрирующие усилители Интеграторы
- •Реальный интегратор
- •18.Генератор синусоидальных колебаний
- •19.Триггер Шмитта
- •20.Генератор прямоугольных импульсов
- •21. Основные логические элементы и, или, не. Примеры схемотехнической реализации.
- •22. Логич. Элементы и-не.Пример схемотехнической реализации. Реализация логических функций и, или, не.
- •23. Логич. Элементы или-не.Пример схемотехнической реализации. Реализация логических функций и, или, не.
- •24. Входы и выходы цифровых микросхем.
- •25. Асинхронный rs тригер
- •26.Синхронный crs триггер
- •29. Jk триггер
- •30. Параллельные регистры Стробируемые регистры
- •4.2.2. Тактируемые регистры
- •31.Регистры сдвига
- •32.Суммирующие счетчики
- •33.Вычитающие счетчик
- •34. Сумматор
- •35. Сложение двоичных чисел со знаком
- •40.Цап с матрицей резисторов r-2r
- •42.Ацп последовательного счета
32.Суммирующие счетчики
Процесс двоичного счета может быть описан посредством таблицы последовательности чисел, в которой каждое число соответствует определенному состоянию счетчика. Состояние 3-х разрядного суммирующего счетчика описывается таблицей 5.1.
Исходным состоянием такого счетчика является нулевое состояние.
На вход счетчика поступает последовательность счетных сигналов Т0.
Из таблицы следует, что с приходом очередного счётного импульсТ0 к содержимому счётчика прибавляется единица. При этом увеличивается на единицу номер состояния, являющийся десятичным эквивалентом соответствующего данному состоянию двоичного числа.
Изменение состояния каждого последующего разряда происходит при изменении состояния предыдущего разряда от 1 к 0. Это означает, что всякий раз, когда данный триггер в счётчике переходит из состояния 1 в состояние 0, на его выходе должен формироваться сигнал переноса, вызывающий срабатывание следующего триггера. Если же данный триггер переходит из 0 в 1, то сигнала переноса на его выходе не должно быть.
Из таблицы.5.1 также следует, что триггер первого, самого младшего разряда, должен менять своё состояние каждый раз с приходом очередного счётного импульса, а триггер каждого последующего разряда - вдвое реже триггера предыдущего разряда.
Процесс двоичного счета суммирующего счетчика
Номер состояния |
Q2 |
Q1 |
Q0 |
Т0 |
0 |
0 0 |
0 0 |
0 0 |
0 1 |
1 |
0 0 |
0 0 |
1 1 |
0 1 |
2 |
0 0 |
1 1 |
0 0 |
0 1 |
3 |
0 0 |
1 1 |
1 1 |
0 1 |
4 |
1 1 |
0 0 |
0 0 |
0 1 |
5 |
1 1 |
0 0 |
1 1 |
0 1 |
6 |
1 1 |
1 1 |
0 0 |
0 1 |
7 |
1 1 |
1 1 |
1 1 |
0 1 |
Описанные порядок смены состояний счётчика и характер процесса их установления могут быть реализованы, если счётчик будет построен на последовательно соединённых Т-триггерах.
Каждый последующий разряд при этом будет переключаться сигналом переноса, формируемым на выходе предыдущего разряда.
Счётные импульсы должны быть поданы на вход триггера самого младшего разряда.
Счётчики, построенные таким образом, получили название счётчиков с последовательным переносом.
Схема суммирующего счетчика с последовательным переносом на Т – триггерах приведена на Рис.5.2 а.
|
|
|
|