
- •Условное обозначение, структура и характеристики выпрямительного диода.
- •2. Условное обозначение, структура и характеристики стабилитрона.
- •3. Условное обозначение, структура и характеристики биполярного транзистора.
- •4. Режимы работы биполярного транзистора. Соотношения между токами.
- •5. Условное обозначение, структура и характеристики полевого транзистора.
- •6. Принцип действия полупроводниковых приборов. Электронно-дырочный переход.
- •7. Принцип действия полупроводниковых приборов. Переход металл- диэлектрик – полупроводник.
- •8.Принцип действия полупроводниковых приборов. Переход Шоттки.
- •16()Логические элементы цифровых устройств. Типы и характеристики логических элементов.
- •18. Типовые кцу. Полусумматор. Реализуемая функция, таблица истинности, структурная схема.
- •19.Типовые кцу. Одноразрядный сумматор. Реализуемая функция, таблица истинности, структурная схема.
- •20. Типовые кцу. Одноразрядный полусумматор. Реализуемая функция, таблица истинности, структурная схема.
- •22.Типовые кцу. Сумматор паралелльный. Реализуемая функция, структурная схема
- •Типовые кцу. Демультиплексор. Реализуемая функция, таблица истинности, структурная схема.
- •26.Типовые кцу. Преобразователи кодов. Реализуемая функция, таблица истинности структурная схема.
- •27.Триггеры. Общие понятия.
- •28.Асинхронный rs-триггер. Структура, схемное обозначение, таблица переключений, временная диаграмма работы.
- •29.Синхронный rs-триггер. Структура, схемное обозначение, таблица переключений, временная диаграмма работы.
- •30.Синхронный jk-триггер. Cхемное обозначение, таблица переключений, временная диаграмма работы.
- •31.Двухступенчатый rs-триггер. Структура, схемное обозначение.
- •33.Счетный т- триггер. Схемы построения.
- •34.Последовательностные цифровые устройства. Запоминающий регистр. Назначение, структура.
- •35.Последовательностные цифровые устройства. Регистр сдвига.. Назначение, структура.
- •41. Внешние запоминающие устройства взу. Назначение, структура, типы, характеристики.
- •42. Оперативные запоминающие устройства озу, созу, кэш. Назначение, структура, схемное обозначение.
- •43.Оперативные запоминающие устройства озу. Статические и динамические озу.
- •44. Постоянные запоминающие устройства пзу. Назначение, структура, типы.
- •45. Микропроцессоры. Основные понятия, параметры микропроцессоров.
- •46.Структура микропроцессора и основные параметры.
- •47. Регистровая структура микропроцессора.
- •48.Алу, назначение, выполняемые операции.
- •49.Операционный усилитель. Идеальный операционный усилитель. Преобразователи на операционных усилителях.
- •51.Понятие обратной связи. Усилители на операционном усилителе.
- •55.Энергетические преобразователи. Определение, классификация.
- •56.Типовые энергетические преобразователи – выпрямители.
- •57.Типовые энергетические преобразователи – стабилизаторы.
- •58. Усилительный каскад с общим эмиттером на биполярном транзисторе.
- •60.Опотоэлектр. Сис-мы Источники излучения.
- •61.Оптоэлектронные системы. Приемники излучения.
- •63.Устройства и элементы индикации. Электронно-лучевая трубка.
- •64.Устройства и элементы индикации. Жидкокристаллические индикаторы и дисплеи.
- •65. Плазменные элементы и панели
- •66.Устройства и элементы индикации. Основные тенденции развития.
33.Счетный т- триггер. Схемы построения.
В пересчетных устройствах применяют триггеры со счетным входом (Т - триггер), которые изменяют свое состояние на противоположное при поступлении на вход Т единичного сигнала (табл.7.5).
Таблица 7.5. Состояния счетного триггера
-
Tn
Qn
Qn+1
0
0
0
1
0
1
0
1
1
1
1
0
В соответствии с
таблицей состояний
имеем логическую
формулу
,
сопоставление которой с формулой JK
–триггера показывает, что счетный
триггер просто реализовать на основе
универсального триггера (рис.7.7,а),
на информационные входы которого поданы
единичные сигналы.
Рис.7.7.
Реализация счетного триггера (а)
и его временные диаграммы (б)
Изменение состояния Т - триггера происходит при переходе входного сигнала с нулевого на единичный уровень (рис.7.7,б), т.е. по его фронту.
Промышленностью выпускаются триггеры JK, RS и Т в виде завершенных ИМС, содержащих два или четыре прибора с дополнительными входами и комбинационными схемами И, ИЛИ в одном корпусе. Многие ИМС комбинационных устройств (мультиплексоров, преобразователей кодов, сумматоров) на кристалле имеют триггеры для возможности хранения промежуточных результатов.
34.Последовательностные цифровые устройства. Запоминающий регистр. Назначение, структура.
Регистром называют устройство, выполненное на основе объединения триггеров и предназначенное для хранения цифровых кодов, сдвига чисел, преобразования параллельного представления кода в последовательный и выполнения других операций с двоичными числами.
Регистры памяти предназначены для хранения двоичной информации небольшого объема: байта (8 бит) или двухбайтового слова (16 бит).
Структурно они представляют собой набор n синхронных D - триггеров, каждый из которых предназначен для хранения одного разряда двоичного числа, и комбинационные схемы совпадения для разделения операций записи и чтения (рис.7.8).
Рис. 7.8. Структура регистра памяти
Ввод кода двоичного числа X = (xn... x2 x1) осуществляется при подаче единичного сигнала на вход синхронизации c1 одновременно во все разряды. Вывод хранимого кода на шину Y производят через выходные схемы совпадения при подаче единичного сигнала на вход разрешения чтения с2 .
Информацию из регистра можно считывать многократно без ее разрушения. Для установки регистра в начальное (нулевое) состояние используют объединенные входы (сброса) триггеров R. Для получения числа в обратном коде следует организовать съем сигналов с инверсных выходов триггеров.
Наращивание разрядности регистров памяти получают добавлением аналогичных регистров и объединением соответствующих входов синхроимпульсов и сброса.