Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
eltekh_otvety_k_ekzamenu.doc
Скачиваний:
31
Добавлен:
26.09.2019
Размер:
2.25 Mб
Скачать

33.Счетный т- триггер. Схемы построения.

В пересчетных устройствах применяют триггеры со счетным входом (Т - триггер), которые изменяют свое состояние на противоположное при поступлении на вход Т единичного сигнала (табл.7.5).

Таблица 7.5. Состояния счетного триггера

Tn

Qn

Qn+1

0

0

0

1

0

1

0

1

1

1

1

0

В соответствии с таблицей состояний имеем логическую формулу , сопоставление которой с формулой JK –триггера показывает, что счетный триггер просто реализовать на основе универсального триггера (рис.7.7,а), на информационные входы которого поданы единичные сигналы.

Рис.7.7. Реализация счетного триггера (а) и его временные диаграммы (б)

Изменение состояния Т - триггера происходит при переходе входного сигнала с нулевого на единичный уровень (рис.7.7,б), т.е. по его фронту.

Промышленностью выпускаются триггеры JK, RS и Т в виде завершенных ИМС, содержащих два или четыре прибора с дополнительными входами и комбинационными схемами И, ИЛИ в одном корпусе. Многие ИМС комбинационных устройств (мультиплексоров, преобразователей кодов, сумматоров) на кристалле имеют триггеры для возможности хранения промежуточных результатов.

34.Последовательностные цифровые устройства. Запоминающий регистр. Назначение, структура.

Регистром называют устройство, выполненное на основе объединения триггеров и предназначенное для хранения цифровых кодов, сдвига чисел, преобразования параллельного представления кода в последовательный и выполнения других операций с двоичными числами.

Регистры памяти предназначены для хранения двоичной информации небольшого объема: байта (8 бит) или двухбайтового слова (16 бит).

Структурно они представляют собой набор n синхронных D - триггеров, каждый из которых предназначен для хранения одного разряда двоичного числа, и комбинационные схемы совпадения для разделения операций записи и чтения (рис.7.8).

Рис. 7.8. Структура регистра памяти

Ввод кода двоичного числа X = (xn... x2 x1) осуществляется при подаче единичного сигнала на вход синхронизации c1 одновременно во все разряды. Вывод хранимого кода на шину Y производят через выходные схемы совпадения при подаче единичного сигнала на вход разрешения чтения с2 .

Информацию из регистра можно считывать многократно без ее разрушения. Для установки регистра в начальное (нулевое) состояние используют объединенные входы (сброса) триггеров R. Для получения числа в обратном коде следует организовать съем сигналов с инверсных выходов триггеров.

Наращивание разрядности регистров памяти получают добавлением аналогичных регистров и объединением соответствующих входов синхроимпульсов и сброса.

Соседние файлы в предмете Электротехника