- •Элементы схемотехники цифровых устройств обработки информации Екатеринбург 2008
- •Введение
- •1 Арифметические и логические основы эвм
- •1.1 Арифметические основы эвм
- •1.2 Логические основы эвм
- •Основные положения алгебры логики
- •1.2.2 Логические элементы
- •Законы и тождества алгебры логики
- •2 Основы синтеза цифровых устройств
- •2.1 Последовательность операций при синтезе цифровых устройств комбинационного типа
- •2.2 Аналитическая запись логической формулы кцу
- •2.3 Понятие базиса
- •2.4 Минимизация логических формул
- •2.4.1 Расчётный метод минимизации
- •Метод минимизирующих карт Карно
- •Минимизация неопределённых логических функций
- •2.5 Запись структурных формул в универсальных базисах
- •3 Логические элементы
- •3.1 Основные параметры логических элементов
- •3.2Транзисторно-транзисторная логика
- •3.2.1 Ттл элемент и-не с простым инвертором.
- •3.2.2 Ттл элемент со сложным инвертором
- •3.2.3 Элементы ттлш
- •3.2.4 Элементы ттл с тремя выходными состояниями –
- •3.3 Эмиттерно-связанная логика
- •3.4 Транзисторная логика с непосредственными связями (тлнс)
- •3.5 Интегральная инжекционная логика
- •3.6 Логические элементы на моп-транзисторах
- •Логические элементы на ключах с динамической нагрузкой
- •3.6.2 Логические элементы на комплементарных ключах
- •4 Цифровые устройства комбинационного типа
- •4.1 Двоичные сумматоры
- •4.1.1 Одноразрядные сумматоры
- •Многоразрядные сумматоры
- •Арифметико-логические устройства
- •4.2 Кодирующие и декодирующие устройства
- •4.2.1 Шифраторы
- •Дешифраторы (декодеры)
- •4.3 Коммутаторы цифровых сигналов
- •4.3.1 Мультиплексоры
- •Дешифраторы – демультиплексоры
- •4.4 Устройства сравнения кодов. Цифровые компараторы.
- •4.5 Преобразователи кодов. Индикаторы
- •5. Цифровые устройства последовательностного типа
- •5.1 Триггеры
- •5.1.1 Rs – триггеры
- •5.1.2 D – триггеры (триггеры задержки)
- •5.1.3 Триггер т – типа (Счётный триггер)
- •Jk – триггеры
- •Несимметричные триггеры
- •5.2 Регистры
- •Параллельные регистры (регистры памяти)
- •Регистры сдвига
- •Реверсивные регистры сдвига
- •Интегральные микросхемы регистров (примеры)
- •5.3 Счётчики импульсов
- •5.3.1 Требования, предъявляемые к счётчикам
- •Суммирующие счётчики
- •Вычитающие и реверсивные счётчики
- •5.3.4 Счётчики с произвольным коэффициентом счёта
- •Счётчики с последовательно-параллельным переносом
- •Универсальные счётчики в интегральном исполнении (Примеры)
- •6 Запоминающие устройства
- •Иерархия запоминающих устройств эвм
- •6.2 Структурные схемы зу
- •6.3 Оперативные запоминающие устройства
- •6.3.1 Типы оперативных запоминающих устройств
- •6.3.2 Основные параметры зу
- •6.3.3 Внешняя организация и временные диаграммы статических озу
- •6.3.4 Микросхемы озу
- •Список использованных источников
Список использованных источников
1 Быстров Ю.А. Электронные цепи и микросхемотехника: Учебник. – М.: Высш, шк., 2002. – 384 с.
2 Гусев В. Г. Электротехника и микропроцессорная техника : Учебник для вузов. – М.: Высшая школа, 2006. – 800 с.
3 Нарышкин А. К. Цифровые устройства и микропроцессоры: Учеб. пособие для студ. Высш. Учеб. Заведений – М.: Издательский центр «Академия» , 2006. – 320 с.
4 Новиков Ю. В. Введение в цифровую схемотехнику – М.: Интернет – Университет Информационных Технологий; БИНОМ. Лаборатория знаний, 2007. – 373 с.
5 Угрюмов Е. П. Цифровая схемотехника. – СПб. : БХВ – Петербург, 2001. - 528 с.
6 Цифровые и аналоговые интегральные микросхемы: Справочник / С. В. Якубовский, Л. И. Ниссельсон, В. И. Кулешова и др. ; Под редакцией С. В. Якубовского, - М. : Радио и связь, 1989. – 496 с.