
- •1. Компаратор
- •2. Триггер Шмита
- •3. Мультивибратор
- •Мультивибратор в автоколебательном режиме
- •Ждущий мультивибратор
- •4. Булева Алгебра
- •5. Простейшие логические функции
- •6. Таблица истинности для функции двух переменных
- •8. Скнф и сднф
- •9. Правила преобразования
- •10. Таблица истинности
- •11. Карта Карно
- •12. Комбинационная логика
- •13. «Временные гонки»
- •14. Синхронизация работы схемы
- •15. Шифратор
- •16. Дешифратор
- •17. Сумматор
- •18. Мультиплексор
- •19. Демультиплексор
- •20.Триггеры
- •21. Регистры
- •22. Применение триггеров: Счетчики
- •23. Применение триггеров: Счетчики с произвольным модулем счета
- •24. Применение триггеров: Счетчики с произвольным порядком счета
- •25. Структура вычислителей (фон Неймана, Гарвардская, смешанная)
- •26. Структура процессора
- •27. Память
18. Мультиплексор
мультиплексор - это устройство, преобразующее параллельный код в последовательный.
Мультиплексор — это устройство, обратное простому линейному дешифратору. Вообще, термин «мультиплексирование» означает собирание сигнала с нескольких разных входов. А точнее — переключение нескольких входов на один выход.
Любой мультиплексор имеет информационные входы, один информационный выход, а также входы выбора адреса для управления мультиплексированием. Так, мультиплексор, изображенный на рис. 1.28, имеет восемь входов данных (D0—D7) и три входа адреса (А0—А2). На адресные входы должен подаваться цифровой код, соответствующий номеру информационного входа, сигнал с которого должен поступить на выход. То есть, если на входы А0—А2 подать код 000Н, то с выходом будет соединен вход D0. Если на адресные входы подать число 001Н, то с выходом соединится вход D1. И так далее.
Мультиплексоры могут иметь разное количество информационных входов и входов адреса. Но на их количество распространяется тот же самый закон, который действует при определении соотношения входов и выходов дешифратора. Число информационных входов должно быть равно максимально возможному количеству адресов, которые можно подать на входы адреса. При двух адресных входах должно быть четыре информационных, при трех адресных — восемь информационных, при четырех — шестнадцать. И так далее. Если информационных входов окажется меньше, мультиплексор будет неполным.
Описанные выше мультиплексоры называются цифровыми. Кроме цифровых мультиплексоров, существуют аналоговые мультиплексоры. Отличие между этими двумя видами мультиплексоров в способе соединения входа и выхода. Цифровой мультиплексор может работать лишь с цифровым сигналом. Этот сигнал должен подаваться на один из входов, а сниматься с выхода. В обратную сторону сигнал не распространяется.
Аналоговый мультиплексор
работает по принципу цифрового ключа. Один из входов соединяется с выходом напрямую. Две разные электрические цепи объединяются в одну общую цепь. В случае использования аналогового мультиплексора в качестве информационных сигналов можно использовать как цифровые, так и аналоговые сигналы, подавать их как на вход, так и на выход мультиплексора. В последнем случае выход становится входом.
19. Демультиплексор
Демультиплексор - устройство, обратное мультиплексору. Т. е., у демультиплексора один вход и куча выходов. Двоичный код определяет, какой выход будет подключен ко входу. Другими словами, демультиплексор - это устройство, которое осуществляет выборку одного из нескольких выходов и подключает его к своему входу или, это переключатель сигналов, управляемый двоичным кодом и имеющий один вход и несколько выходов. Ко входу подключается тот выход, чей номер соответствует состоянию двоичного кода. И навороченное определение: демультиплексор - это устройство, которое преобразует последовательный код в параллельный.
20.Триггеры
Триггер — это электронная схема, широко применяемая в регистрах компьютера для надёжного запоминания одного разряда двоичного кода. Триггер имеет два устойчивых состояния, одно из которых соответствует двоичной единице, а другое — двоичному нулю.
Самый распространённый тип триггера — так называемый RS-триггер
Он имеет два симметричных входа S и R и два симметричных выхода Q и Q_, причем выходной сигнал Q является логическим отрицанием сигнала Q_.
Таблица истинности
S R Q Q_
0 0 запрещено
0 1 1 0
1 0 0 1
1 1 хранение бита